恩智浦在举行产品介绍会 重点介绍LPC5500微控制器和i.MX RT600跨界处理器
扫描二维码
随时随地手机看文章
上周五,恩智浦(NXP)在北京举办了一场产品介绍会,由恩智浦微控制器业务线全球资深产品经理曾劲涛对恩智浦于不久前推出的LPC5500微控制器和i.MX RT600跨界处理器进行了重点介绍和展示。
首先,曾劲涛对恩智浦边缘智能环境(eIQ)进行了介绍。eIQ是一套完整的机器学习(ML)工具包,支持TensorFlow Lite、Caffe2和其他神经网络框架,以及非神经ML算法。恩智浦基于eIQ推出了适用于基于边缘设备学习和本地执行的视觉、语音和异常检测模型的一键式解决方案,可提供构建全功能应用所需的软硬件,同时允许客户添加自己的差异化功能,例如可将语音识别模块添加到使用恩智浦视觉识别解决方案的产品上。
随后,曾劲涛分别介绍了恩智浦于今年10月在ArmTechCon2018上推出的LPC5500微控制器和i.MX RT600跨界处理器。
LPC5500平台是面向工业和物联网应用的多核Cortex-M33 MCU,采用单核和双核ArmCortex-M33及Arm TrustZone技术的微控制器平台。LPC5500系列基于低功耗40nm嵌入式闪存工艺构建,使用CIFAR-10的CMSIS-NN性能基准,支持使用基于Cortex-M4F的Kinetis MCU依靠传统机器学习技术进行异常检测,旨在加快低成本安全边缘处理。
据介绍,Cortex-M33的主要特性之一是专用协处理器接口,它实现了紧耦合协处理器的高效集成,从而扩展了CPU的处理能力,同时还保持完全的生态系统和工具链兼容性,可在提高性能的同时做到功率预算低于同类产品,最高达到90 CoreMarks?/mA,提供最多640KB闪存和320KB SRAM。恩智浦利用这种专用协处理器接口来实现协处理器,例如卷积、关联、矩阵运算、传递函数和滤波等,用于加快关键的机器学习和DSP功能的执行速度,与在Cortex-M33上执行相比,性能提升达10倍。协处理器还进一步利用常见CMSIS-DSP库调用(API)来简化客户代码移植。此外,恩智浦的自动可编程逻辑单元用于分担并执行用户定义任务,从而增强实时并行性能。
而i.MX RT600跨界平台是面向实时机器学习(ML)/人工智能(AI)应用的能效优化Cortex-M33/DSP MCU,采用最高300MHz的Cortex-M33和600MHz的Cadence Tensilica HiFi 4 DSP,采用28nm FD-SOI技术,提供最多4.5MB的共享片上SRAM ,可在超低功耗的边缘处理应用中提供高性能语音和音频,为DSP提供4个32位MAC、矢量浮点功能单元、256位宽访问数据总线,以及特殊激活函数(例如Sigmoid等传递函数)的DSP扩展。
据曾劲涛介绍,在LPC5500微控制器和i.MX RT600跨界处理器这两款新产品中,新安全功能成为主要亮点。两款产品集成了基准安全功能,具有不可变硬件“信任根”的安全引导、基于SRAM PUF技术的唯一密钥存储、基于证书的安全调试身份验证、AES-256和SHA2-256加速,以及面向安全云至边缘通信的DICE安全标准实施。ECC和RSA算法的专用非对称加速器进一步加快了公钥基础设施(PKI)或非对称加密的速度。除了SRAM PUF之外,i.MX RT600还包括可选的基于Fuse的根密钥存储机制,以实现安全引导和加密操作。
此外据了解,恩智浦接下来有四个投资方向,分别为:汽车、工业和IOT、移动和通信基础设施。