中频采样

关注3人关注
我要报错
  • 基于FPGA+DSP的高速中频采样信号处理平台的实现

    摘要:高速中频采样信号处理平台在实际应用中有很大的前景,提出采用FPGA+DSP的处理结构,结合高性能A/D和D/A处理芯片,设计了一个通用处理平台,并对其主要性能进行了测试。实验与实际应用表明,该系统具有很强的

  • 基于FPGA+DSP的高速中频采样信号处理平台的实现

    基于FPGA+DSP的高速中频采样信号处理平台的实现

  • 高性能中频采样系统的设计与实现

    为提高中频采样系统性能,降低板级噪声,加大采样频率的灵活性,设计并实现一种高性能中频采样系统。该系统利用AD9518-4实现可配置的采样时钟,根据不同的采样要求,AD9518-4可提供多路不同频率的输出。系统还采用AD8352型运算放大器作为A/D转换器前端驱动电路,将单端中频输入信号转换为差分信号,并进行相应放大,滤波等工作。配合AD9445型A/D转换器,获得14位低电压差分输出信号。实验结果表明,该系统在40 MHz中频信号输入的情况下,信噪比达到77.4 dBFS,并可实现采样时钟的可编程配置。与传统方案相比,该采样系统信噪比、无杂散动态范围。有效比特位等性能指标都得到明显改善。

  • 高性能中频采样系统的设计与实现

    为提高中频采样系统性能,降低板级噪声,加大采样频率的灵活性,设计并实现一种高性能中频采样系统。该系统利用AD9518-4实现可配置的采样时钟,根据不同的采样要求,AD9518-4可提供多路不同频率的输出。系统还采用AD8352型运算放大器作为A/D转换器前端驱动电路,将单端中频输入信号转换为差分信号,并进行相应放大,滤波等工作。配合AD9445型A/D转换器,获得14位低电压差分输出信号。实验结果表明,该系统在40 MHz中频信号输入的情况下,信噪比达到77.4 dBFS,并可实现采样时钟的可编程配置。与

  • 无线基站中频采样接收器子系统(NS)

    美国国家半导体公司 (NS)宣布推出一款可支持多载波、多标准无线基站的中频采样接收器参考设计套件。这款适用于 GSM/EDGE、WCDMA、LTE 及 WiMAX等标准的子系统参考设计套件内含一切必要的配件及工具,其中包括参考设计

  • NS推出无线基站中频采样接收器子系统

    美国国家半导体公司 (National Semiconductor Corporation)宣布推出一款可支持多载波、多标准无线基站的中频采样接收器参考设计套件。这款适用于 GSM/EDGE、WCDMA、LTE 及 WiMAX等标准的子系统参考设计套件内含一切必