来源:射频百花谭规范很重要工作过的朋友肯定知道,公司里是很强调规范的,特别是对于大的设计(无论软件还是硬件),不按照规范走几乎是不可实现的。逻辑设计也是这样:如果不按规范做的话,过一个月后调试时发现有错,回头再看自己写的代码,估计很多信号功能都忘了,更不要说检错了;如果一个项目做...
介绍了一种适用于5000逻辑单元以上规模电路的可配置EDA仿真验证方法?它由可配置的测试台生成器自动产生测试台,并管理测试向量的注人和仿真状态的存储.与以往研究采用的定时触发的激励信号注人方式不同,本方法采用事件触发,从而保持了与被测电路仿真过程的实时交互.自动生成测试台代码可避免设计人员进行重复性编码并提高了可靠性 事件触发的仿真状态保存机制大大节省了存储空间.
本文设计了一种模拟除法器,在分析讨论其工作原理的基础上,采用CSMC0.5umCMOS工艺,对电路进行了Cadence Spectre 模拟仿真,仿真结果验证了理论分析。1 电路的设计与分析图1 CCII 电路结构模拟除法器由单电源+5V供
本文设计了一种模拟除法器,在分析讨论其工作原理的基础上,采用CSMC0.5umCMOS工艺,对电路进行了Cadence Spectre 模拟仿真,仿真结果验证了理论分析。1 电路的设计与分析图1 CCII 电路结构模拟除法器由单电源+5V供
摘要:介绍了一种DSP芯片内嵌DARAM的电路结构,详细分析了接口电路中各个模块的功能,包括地址译码电路,字线译码电路,位线选择电路及控制电路四部分内容。着重介绍了控制电路的原理,及如何实现一个周期“双存
作为EDA厂商的代表,明导公司在硬件平台开发方面投入了大量的资源。拥有20多年的硬件加速仿真加速器经验,并且在全球的研发人员超过200多人。其推出的Veloce 系列产品提供了高性能的仿真加速(Simulation Accelerati
摘 要:首先介绍了利用仿真工具进行电路功能仿真验证的过程与方法,以及仿真方案的确定,并以82C52为例详细阐述了仿真验证中激励文件的编写和对82C52进行功能验证的具体步骤。最后简单介绍了82C52的功能及其中各种
基于软件仿真验证的运放电路设计方法
全球IC设计与10年之前有很大差别,那时EVE公司刚开始设计它的第一个产品。在2000年时半导体业正狂热的进入一个新时代。 回看那时,工艺技术是180纳米及设计晶体管的平均数在2000万个。一个ASIC平均100万门,而大的
回看过去10年芯片仿真验证
很早之前就想对这几个月工作经历写的东西,一是作为自己的总结,二是自己也很想将自己这段时间的一些经历和大家分享一下,希望对初学者而言能使得他们能少走一些弯路。只是公司里的事情很多,最近经常加班,所以
一个FPGA高手的总结
本文采用锁相环开环传输函数波特图对三阶电荷泵锁相环进行了系统级设计,并且对相位裕度与建立时间,稳定性与环路带宽这两对矛盾进行了权衡。
整个答辩过程还比较顺利,最终也通过了答辩,心里还是蛮高兴的。晚上和大家一起吃饭,气氛也很好,每个人都喝了点酒。这里我要感谢我的导师对我两年多来的培养,同时还要感谢我的师母。最后希望我不要被抽盲审,否则就要多浪费一些时间,时间太宝贵了啊。