NEC电子设备部开发成功CB-90系列单元基LSI。最小特征尺寸是0.09μm,采用栅长0.06μm的CMOS方法和铜金属连线技术制造。准备制造的三种单元基LSI是:高速型CB-90H、高集成度型CB-90M和低功耗型CB-90L。它们的内部工作
现在有各种各样的硅资源供您选择,供应商们正在调整其标准组件产品系列以满足您的需求。要点● 标准单元ASIC 和FPGA 的权衡为结构化ASIC新兴公司打开了一个有争议的市场缺口。● 结构化ASIC不只是改名换姓的门阵列,
单片机编程:找出最大数,并存入BIG单元中。设内部RAM从LIST单元开始存有一组无符号数,数据个数为30,编程找出最大数,并存入BIG单元中。;---------------------------------------------------------
计数器是在数字系统中使用最多的时序电路,它不仅能用于对时钟脉冲计数,还可以用于分频、定时、产生节拍脉冲和脉冲序列以及进行数字运算等。 所谓同步计数器,就是在时钟脉冲(计数脉冲)的控制下,构成计数器的各触
异步计数器又称行波计数器,它的下一位计数器的输出作上一位计数器的时钟信号,一级一级串行连接起来就构成了一个异步计数器。异步计数器与同步计数器不同之处就在于时钟脉冲的提供方式,但是,由于异步计数器采用行
所谓可逆计数器,就是根据计数控制信号的不同,在时钟脉冲作用下,计数器可以进行加1或者减1操作的一种计数器。可逆计数器有一个特殊的控制端,这就是DR端。当DIR='0'时,计数器进行加1操作,当DIR='1'时,计数器就进
在基于EDA技术的数字电路系统设计中,分频电路应用得十分广泛,常常使用分频电路来得到数字系统中各种不同频率的控制信号。所谓分频电路,就是将一个给定的频率较高的数字输入信号,经过适当的处理后,产生一个或数个
多路选择器可以从多组数据来源中选取一组送入目的地。它的应用范围相当广泛,从组合逻辑的执行到数据路径的选择,经常可以看到它的踪影。另外在时钟、计数定时器等的输出显示电路中经常利用多路选择器制作扫描电路来
编码器可将2N个分离的信息代码以N个二进制码来表示。编码器常常应用于影音压缩或通信方面,以达到精简传输量的目的。可以将编码器看成压缩电路,译码器看成解压缩电路。传送数据前先用编码器压缩数据后再传送出去,在
寄存(锁存)器是一种重要的数字电路部件,常用来暂时存放指令、参与运算的数据或运算结果等。它是数字测量和数字控制中常用的部件,是计算机的主要部件之一。寄存器的主要组成部分是具有记忆功能的双稳态触发器。一
移位寄存器除了具有存储代码的功能以外,还具有移位功能。所谓移位功能,是指寄存器里存储的代码能在移位脉冲的作用下依次左移或右移。因此,移位寄存器不但可以用来寄存代码,还可用来实现数据的串并转换、数值的运
半导体存储器的种类很多,从功能上可以分为只读存储器(READ_ONLY MEMORY,简称ROM)和随机存储器(RANDOM ACCESS MEMORY,简称RAM)两大类。 只读存储器在正常工作时只能读取数据,不能快速地修改或重新写入数,适用
SRAM和ROM的主要区别在于RAM描述上有读和写两种操作,而且在读写上对时间有较严格的要求。 【例】 用VHDL设计一个8×8位的双口SRAM的VHDL程序,并使用MAX+p1us Ⅱ进行仿真。 仿真结果如图所示。 如图 读写存储器D
FIFO是先进先出堆栈,作为数据缓冲器,通常其数据存放结构完全与RAM一致,只是存取方式有所不同。 【例】 设计一个8×8先进先出堆栈FIFO的VHDL程序,并使用MAX+p1us Ⅱ进行仿真。 仿真结果如图示。 如图 先进先出
FPGA/CPLD数据采集电路的调试:使用MAX+plus Ⅱ 10.0、计算机、GW48-CK EDA实验开发系统等软件和设备,对FPGA/CPLD坝刂控电路进行VHDL程序的调试、有关仿真以及编程下载,硬件测试等。 单片机数据处理控制程序的调