FIR并行滤波器设计
摘要:FIR数字滤波器以其良好的线性相位特性被广泛使用,属于数字信号处理的基本模块之一。FPGA具有的灵活的可编程逻辑可以方便地实现高速数字信号处理。为了提高实时数字信号处理的速度,利用FPGA芯片内部的ROM实现
摘要:FIR数字滤波器以其良好的线性相位特性被广泛使用,属于数字信号处理的基本模块之一。FPGA具有的灵活的可编程逻辑可以方便地实现高速数字信号处理。为了提高实时数字信号处理的速度,利用FPGA芯片内部的ROM实现
讨论分析了跨导放大器-电容(OTA—C)连续时间型滤波器的结构、设计和具体实现,使用外部可编程电路对所设计滤波器带宽进行控制,并利用ADS软件进行电路设计和仿真验证。仿真结果表明,该滤波器带宽的可调范围为1
摘要:实现了一种全集成可变带宽中频宽带低通滤波器,讨论分析了跨导放大器-电容(OTA—C)连续时间型滤波器的结构、设计和具体实现,使用外部可编程电路对所设计滤波器带宽进行控制,并利用ADS软件进行电路设计和
摘要: 给出了一种基于FPGA的数字滤波器的设计方法。该方法先通过MATLAB设计出一个具有具体指标的FIR滤波器, 再对滤波器系数进行处理, 使之便于在FPGA中实现, 然后采用基于分布式算法和CSD编码的滤波器结构进
摘要:文中设计的均衡滤波器充分利用FPGA内部资源、时间换取空间的方法,在EP1C3系列的FPGA内实现1 024阶FIR数字均衡滤波器,并通过重载系数,可实现多种频率响应的均衡特性、简易数字均衡滤波器的功能,达到了设计目
摘要:为了解决电力系统谐波治理中,数字化控制器设计周期长、投资成本高等问题,在研究传统电力滤波器的基础上设计出了一种快速控制模型。在传统滤波器结构基础上增加一个有源电力滤波器,同时运用计算机辅助软
摘要:为了解决电力系统谐波治理中,数字化控制器设计周期长、投资成本高等问题,在研究传统电力滤波器的基础上设计出了一种快速控制模型。在传统滤波器结构基础上增加一个有源电力滤波器,同时运用计算机辅助软
为了解决电力系统谐波治理中,数字化控制器设计周期长、投资成本高等问题,在研究传统电力滤波器的基础上设计出了一种快速控制模型。在传统滤波器结构基础上增加一个有源电力滤波器,同时运用计算机辅助软件Simulink和TI公司DSP开发环境CCS,对混合型有源电力滤波器进行在线调试,精确地降低了谐波成分。仿真结果表明,通过滤波器后,电网电压畸变因数降至1.88%(低于IEEE-519-1992标准)。该装置已在武钢电弧炉35 kV电网运行,运行结果表明该装置可靠性高、滤波效果显著,具有良好的工程应用价值。
为了解决电力系统谐波治理中,数字化控制器设计周期长、投资成本高等问题,在研究传统电力滤波器的基础上设计出了一种快速控制模型。在传统滤波器结构基础上增加一个有源电力滤波器,同时运用计算机辅助软件Simulink和TI公司DSP开发环境CCS,对混合型有源电力滤波器进行在线调试,精确地降低了谐波成分。仿真结果表明,通过滤波器后,电网电压畸变因数降至1.88%(低于IEEE-519-1992标准)。该装置已在武钢电弧炉35 kV电网运行,运行结果表明该装置可靠性高、滤波效果显著,具有良好的工程应用价值。
为了解决电力系统谐波治理中,数字化控制器设计周期长、投资成本高等问题,在研究传统电力滤波器的基础上设计出了一种快速控制模型。在传统滤波器结构基础上增加一个有源电力滤波器,同时运用计算机辅助软件Simulink和TI公司DSP开发环境CCS,对混合型有源电力滤波器进行在线调试,精确地降低了谐波成分。仿真结果表明,通过滤波器后,电网电压畸变因数降至1.88%(低于IEEE-519-1992标准)。该装置已在武钢电弧炉35 kV电网运行,运行结果表明该装置可靠性高、滤波效果显著,具有良好的工程应用价值。
摘 要:经典多级结构的数字抽取滤波器占用系统大量的功耗与面积资源,文章设计的改进型64倍降采样数字抽取滤波器采用由级联积分梳状滤波器、补偿FIR 滤波器和半带滤波器组成,在保持∑- Δ ADC 转换精度的约
现代移动通信系统从GSM到GPRS直至CDMA,频率从原来的几百Hz到了现在的900 MHz,1.8 GHz,2.4 GHz,5.8 GHz,甚至更高。与此同时,对于器件的小型化和高性能的要求却在不断提高。
随着射频无线产品的快速发展,对微波滤波器小型化、集成模块化,高频化的要求也越来越高。而小体积、高性能和低成本的微波滤波器的市场需求量增加。此类微波滤波器的设计与实现已经成为现代微波技术中关键问题之
设计了FPGA的分布式算法结构和具体的硬件环境。基于FPGA的分布式算法充分利用FPGA的并行处理特性设计算法,简化了滤波器系统设计。采用了分割查找表技术,节省了FPGA硬件资源。对查找表(LUT)中内容经过相应的修改即可方便地实现低通、高通、带通滤波。对基于FPGA分布式算法的滤波器进行了仿真及工况环境下的测试实验。实验结果表明,该算法不仅提高了系统运行速度,而且节省了大量的FPGA资源,还具有极大的灵活性。
设计了FPGA的分布式算法结构和具体的硬件环境。基于FPGA的分布式算法充分利用FPGA的并行处理特性设计算法,简化了滤波器系统设计。采用了分割查找表技术,节省了FPGA硬件资源。对查找表(LUT)中内容经过相应的修改即可方便地实现低通、高通、带通滤波。对基于FPGA分布式算法的滤波器进行了仿真及工况环境下的测试实验。实验结果表明,该算法不仅提高了系统运行速度,而且节省了大量的FPGA资源,还具有极大的灵活性。
介绍目前应用于微波平面电路小型化领域的DGS结构,通过仿真试验研究了DGS结构对耦合微带双线的影响,基于仿真结果设计小型化、结构简单的超宽带高通滤波器,并制作实物进行测量,实测数据与仿真结果基本吻合。
分析了FIR滤波器几种常见实现方法的原理与不足;提出一种基于SoPC的FIR滤波器设计;介绍了系统的设计流程及实现方法;结合Matlab给出FIR滤波器的仿真结果。整个设计以Altera公司现场可编程逻辑器芯片EP3C25E144C8N为核心,具有程序简单,调试方便的特点,有一定的实用价值及应用前景。
摘要:提出了一种基于缺陷地结构的新型左手传输线结构。新结构由微带线与共面波导通过上下耦合构成,其中共面波导由缺陷地(DGS)结构设计,串联电容通过介质基板上表面的微带线与共面波导中心导带耦合而成,并联电感则