介绍了基于ATmega48单片机设计、用于动物实验的电刺激实验器的硬件结构和软件设计要点。叙述了ATmega48的特点及其低功耗设计的方法,给出了电压调整DC/DC电路以及输出脉冲电路的实现与控制方法。
实例的内容及目标1.实例的主要内容 本节通过Verilog HDL语言编写一个具有“百分秒、秒、分”计时功能的数字跑表,可以实现一个小时以内精确至百分之一秒的计时。 数字跑表的显示可以通过编写数码管显示程序来实现
介绍了一种采用FPGA设计的SDH设备时钟的构成及设计原理;并给出了相关的测试结果;测试结果表明该SDH设备时钟完全满足ITU-T G.813建议规范的各项时钟指标要求。
嵌入式实时操作系统PetOS设计与实现
在所有电子系统中,时钟相当于心脏,时钟的性能和稳定性直接决定着整个系统的性能。典型的系统时序时钟信号的产生和分配包含多种功能,如振荡器源、转换至标准逻辑电平的部件以及时钟分配网络