这是一个视频课程,每个目录序号包含3节课程,共10*3=30节视频课程,平均每节课40多分钟。目前已经全部更新完成,适合你对雷达基础知识的软硬件进行一个较为系统的学习。本课程前期是基础理论的讲解,后期是结合经验和项目实践提炼的主要内容,围绕抗干扰和工程实现进行原理阐述,省去了复杂...
下面是我们推出的基础知识学习的精品课程,是以WORD图文Matlab仿真代码的形式给出,希望对大家的雷达入门有一定的帮助!你可以单独识别二维码订阅,或者点击“阅读原文”成为《永久铁杆会员》后免费下载所有《精品课程》。基于Matlab的雷达信号处理仿真这是一个较为基础的图文教程(含...
这是一个视频课程,每个目录序号包含3节课程,共10*3=30节视频课程,平均每节课40多分钟。目前已经全部更新完成,适合你对雷达基础知识的软硬件进行一个较为系统的学习。本课程前期是基础理论的讲解,后期是结合经验和项目实践提炼的主要内容,围绕抗干扰和工程实现进行原理阐述,省去了复杂...
主动电扫描阵列(AESA)雷达是当今先进武器系统的关键组成,特别是机载作战系统。而其体系结构的未来发展将超越最初的军事应用,延伸到地球物理测绘、汽车辅助驾驶、自动车辆
Adsp-TS101性能比ADSP21160有显著提高,且与之兼容,使得以ADSP21160开发的产品升级快速、简捷。Adsp-TS101是64位处理器,工作在250 MHz时钟下,可进行32位定点和32位或40位浮点运算,提供最高1500 MFLOPS(Millions
本文在详细阐述处理板的整体结构和DSP与PCI9656的接口电路设计原理的基础上,提出一种ADSP—TS201基于桥芯片PCI9656实现与CPCI总线通信的雷达信号处理板的设计方案,实现RocketIO到DSP数据的高速传输,它克服了
PCI9656实现与CPCI总线通信的雷达信号处理板
Adsp-TS101性能比ADSP21160有显著提高,且与之兼容,使得以ADSP21160开发的产品升级快速、简捷。Adsp-TS101是64位处理器,工作在250 MHz时钟下,可进行32位定点和32位或40位浮点运算,提供最高1500 MFLOPS(Million
Adsp-TS101性能比ADSP21160有显著提高,且与之兼容,使得以ADSP21160开发的产品升级快速、简捷。Adsp-TS101是64位处理器,工作在250 MHz时钟下,可进行32位定点和32位或40位浮点运算,提供最高1500 MFLOPS(Million
摘 要:在介绍ADI公司TigerSharc系列处理器ADSP—TS201和PLX公司PCI9656这两款芯片,详细阐述处理板的整体结构和DSP与PCI9656的接口电路设计原理的基础上,提出一种ADSP—TS201基于桥芯片PCI9656实现与CPCI总线通信的
摘 要:在介绍ADI公司TigerSharc系列处理器ADSP—TS201和PLX公司PCI9656这两款芯片,详细阐述处理板的整体结构和DSP与PCI9656的接口电路设计原理的基础上,提出一种ADSP—TS201基于桥芯片PCI9656实现与CPCI总线通信的
本文对探地雷达信号处理机的硬件结构和软件设计都做了介绍,重点介绍了如何在项目应用中使用DSP/BIOSⅡ实时嵌入式操作系统。实时嵌入式操作系统在国外得到广泛的应用,已成为嵌入式系统设计中必不可少的一部分,但是在国内高校,以DSP为核心的嵌入式平台中,嵌入式操作系统的应用很有限。所以快速利用这方面的最新技术,提高嵌入式系统开发的层次和深度是刻不容缓的。
本文对探地雷达信号处理机的硬件结构和软件设计都做了介绍,重点介绍了如何在项目应用中使用DSP/BIOSⅡ实时嵌入式操作系统。实时嵌入式操作系统在国外得到广泛的应用,已成为嵌入式系统设计中必不可少的一部分,但是在国内高校,以DSP为核心的嵌入式平台中,嵌入式操作系统的应用很有限。所以快速利用这方面的最新技术,提高嵌入式系统开发的层次和深度是刻不容缓的。
实时操作系统在雷达信号处理中的应用