8月23日消息,RISC-V已经成为x86、Arm之外第三大CPU架构,并且开源免费,在国内发展势头更加迅猛,阿里旗下的平头哥半导体在第三届RISC-V中国峰会上发布了首个自研RISC-V AI平台,性能较经典方案提升80%以上。
8月23日,2023 RISC-V中国峰会在北京召开。平头哥凭借玄铁RISC-V高性能全栈技术,在安卓商业化应用、视频视觉、数据中心、大屏交互等场景率先广泛落地。同时,平头哥发布首个自研RISC-V AI平台,通过软硬件深度协同,较经典方案提升超8成性能,支持运行170余个主流AI模型,推动RISC-V进入高性能AI应用时代。
8月17日消息,作为x86、Arm之外的第三大CPU架构,RISC-V也开始进军高性能CPU市场,3月份中国公司推出了全球首款RISC-V开发笔记本电脑ROMA,日前这款笔记本正式交付,迈出商业化第一步。
北京2023年8月14日 /美通社/ -- 2023 RISC-V中国峰会即将到来,距离盛大开幕只剩下10天的时间。峰会将于8月23日至25日在北京香格里拉饭店举行,各项筹备工作正在紧锣密鼓地进行中,并且收到了广泛积极响应。 本届峰会围绕"RISC-V生态共建&q...
成立新公司以推动 RISC-V 生态系统建设和硬件开发
8月7日消息,RISC-V凭借开源、免费的优势迅速成为x86、Arm之后的第三大CPU架构,而且对Arm威胁越来越大,手机市场上也开始抢市场,大核起步就是A78级别的性能。
7月27日,记者从平头哥获悉,玄铁杯全球RISC-V应用创新大赛正式启动报名。本次大赛采用内置玄铁RISC-V处理器的3款量产高性能开发板,基于平头哥全新开源的安卓13系统SDK等软件栈,开发者可首次在RISC-V高性能硬件上体验安卓、openKylin等操作系统并直接开发相关应用,探索具身智能、车载设备、XR、工控/机器人等领域的应用创新。
IAR Embedded Workbench for RISC-V功能安全版将全面支持芯来科技NA系列车规级处理器内核
在人们的生活中,声学应用普遍存在,听障患者的助听器、医院的超声波检查、大街上的环境噪声检测,都是非常典型的应用。而随着计算处理、安全、网络等技术的持续演进,声学应用设备也在不断提升其数字化和智能化程度,从而为使用者带来更大的便利和更优的体验。
7月14日,记者获悉,平头哥与全球顶尖的开源硬件开发社区BeagleBoard合作,推出首款单板计算机(SBC,Single Board Computer)BeagleV-Ahead。基于平头哥高性能量产RISC-V原型芯片曳影1520,开发者可以在BeagleV-Ahead单板机上运行安卓、Yocto、Ubuntu等多操作系统,探索RISC-V在AI、物联网、机器人等领域的应用创新。
Axel Strotbek为Codasip带来了其任职董事会专业人士的丰富经验,曾长期在奥迪公司担任首席财务官
“RISC-V势不可挡,” 暌违中国数年的RISC-V主要发明人、SiFive共同创办人兼首席架构师Krste Asanovic教授,在近日刚刚圆满落幕的2023 SiFive RISC-V中国技术论坛北京、上海、深圳三地巡回演讲时,始终强调了这一核心思想。
指令集(ISA)是硬件和软件之间的接口,是整个计算系统中最为重要的接口。而选择开放的指令集,也就意味着打开了软件和硬件之间的连接接口,打开了一种新的商业模式。如果现在要从零开始构建一个应用,要选择一个全新运算平台,那么选择RISC-V会是最佳的选择。
6月14日,2023上海国际嵌入式展在上海世博展览馆3号馆盛大开幕。随着数字化与智能时代的到来,嵌入式产业在中国迅速崛起,新型的产业形态吸引越来越多的中国企业进入新的业务板块,展会涵盖嵌入式产业软件、系统、硬件、工具等全产业链关键环节。IAR Systems作为全球领先的嵌入式系统开发工具和服务的供应商,在本次展会给大家展示了多核调试技术。航顺芯片作为IAR System合作伙伴,提供了ARM+RISC-V异构多核MCU硬件平台。“嵌入式多核系统可分为同构多核和异构多核,航顺芯片HK32U3009采用ARM+RISC-V异构多核架构,在国产嵌入式MCU中属于国内首创!”IAR System工程师说道。
我们在上一篇技术白皮书《基于形式验证的高效RISC-V处理器验证方法》中,以Codasip L31这款用于微控制器应用的32位中端嵌入式RISC-V处理器内核为例,介绍了一个基于形式验证的、易于调动的RISC-V处理器验证程序。它与RISC-V ISA黄金模型和RISC-V合规性自动生成的检查一起,展示了如何有效地定位那些无法进行仿真的漏洞。
(中国|上海)2023年6月14日 - 在Embedded World China首届展会举办期间,嵌入式开发软件和服务的全球领导者 IAR 与国产领先高性能MCU厂商先楫半导体(HPMicro)共同宣布达成战略合作协议:IAR 最新的 Embedded Workbench for RISC-V 版本将全面支持先楫HPM6000高性能RISC-V MCU系列,这是IAR 首次支持高性能通用RISC-V MCU产品系列。IAR为先楫半导体的创新产品提供全面的开发工具支持,包括代码编辑、编译、调试等功能,帮助开发人员充分利用先楫半导体高性能RISC-V MCU的潜力。
指令精简、模块化、可扩展……已于2022年利用7年时间达成出货量100亿颗的里程碑,RSIC-V正在充分发挥自身的开放开源优势,一路开疆拓土。身为RISC-V的发明者与领导厂商,SiFive正发挥开源生态叠加未来计算新范式的“链主”效应,致力于将RISC-V的无限潜力引领至高性能处理器与高算力场景应用中。
RISC-V的开放性允许定制和扩展基于 RISC-V 内核的架构和微架构,以满足特定需求。这种对设计自由的渴望也正在将验证部分的职责转移到不断壮大的开发人员社群。然而,随着越来越多的企业和开发人员转型RISC-V,大家才发现处理器验证绝非易事。新标准由于其新颖和灵活性而带来的新功能会在无意中产生规范和设计漏洞,因此处理器验证是处理器开发过程中一项非常重要的环节。
5月28日消息,得益于指令精简、模块化、开源等优势,RISC-V一直被视为x86、ARM之外最有潜力的第三大CPU架构,同时也被视为中国芯片产业的第三条路。
21ic 近日获悉,由中国科学院主办的2023年中关村论坛“RISC-V 开源处理器芯片生态发展论坛”在北京中关村国家自主创新示范区展示中心成功举办,会上正式发布了第二代“香山”(南湖架构)开源高性能 RISC-V 核心。