某用户在用500MHz带宽的示波器对其开关电源输出5V信号的纹波进行测试时,发现纹波和噪声的峰峰值达到了900多mV(如下图所示),而其开关电源标称的纹波的峰峰值
在PCI-E 1.0和2.0的时代,接收端测试不是必须的,通常只要保证发送端的信号质量基本就能保证系统的正常工作。但是对于PCI-E 3.0来说,由于速率更高,发送端发出的信号经过长线传输后信号质量总是不会
发送端信号质量测试的目的是验证被测件发送出的信号是否满足规范要求。这个测试主要是用宽带示波器捕获其发出的信号并验证其信号质量满足规范要求。按照目前目前规范中的要求,PCI-E 3.0的一致性测试
PCI-E标准自从推出以来,1代和2代标准已经在PC和Server上逐渐普及,用于满足高速显卡、高速存储设备对于高速数据传输的要求。出于支持更高总线数据吞吐率的目的,PCI-SIG组织在2010年制定了PCI-E 3.
在存储系统的SAS电缆、主板、背板的性能评估中,其TDR反射特性、频域S参数、眼图模板等是评判互连特性的基本要求。 传统的时域参数如阻抗、时延差的测试需要基于采样示波器的TDR测试功能;而传统
接收容限测试主要测试接收端对于不同频率抖动的跟踪和容忍能力。与USB3.0等总线类似,SAS的收发两端各自有自己的时钟域,而且也经常采用SSC,在SAS芯片内,有弹性缓冲器用来添加或删除填充符以调整本
由于SAS的信号速率高达12Gbps,对于测试需要的示波器带宽要求也比较高。在SAS 12G标准中,以信号的最快上升沿(20%~80%)为0.25UI即20.83ps为例,为了保证最快上升时间测量的精确性(以3%的边沿时间
SAS规范定义了不同的测试点,以适应不同的测试内容的要求。这里面包括可以通过测试夹具测试到的测试点IT/CT以及在电缆或背板末端的IR/CR,在芯片内部的发射端在封装之前的芯片Die上的测试点ET,以及
在云计算时代,小到终端存储设备,大到数据中心的存储网络,可以通过包括光纤技术、磁盘阵列、磁带、光盘柜等各种技术实现存储及存储设备与服务器之间互连的架构。 前面介绍的SATA是传统IDE硬盘
绝对幅度精度(Absolute amplitude accuracy) 绝对幅度精度会影响到示波器对某个频点载波做功率测量时的准确度。对于示波器来说,绝对幅度精度指标 = DC幅度测量精度 + 幅频响应。因此需要两部分分
在射频测试中,除了底噪声以外,无杂散动态范围(SFDR: Spurious-free dynamic range)也非常重要,因为它决定了在有大信号存在的情况下能够分辨的最小信号能量。对于示波器来说,其杂散的主要来源是
从前面介绍的一些示波器在射频测试里的典型应用可以看出:由于技术的发展,使得示波器高带宽、多通道的优势非常适合于各种复杂的超宽带应用,同时其时域、频域的综合分析能力也提高了测量的直观性。
在MIMO(Multiple-input and Multiple-output)、相控阵以及做科学研究的场合,通常需要对多于4路的高速信号做同时测量。为了满足这种应用,现代的高带宽示波器在硬件和软件上都提供了对于多通道测量
在WLAN、卫星通信、光通信领域,可能需要对非常高带宽的信号(>500MHz)进行性能测试和解调分析,这对于测量仪器的带宽和通道数要求非常高。比如在光纤骨干传输网上,已经实现了单波长100Gbps的信号传
在卫星通信或者导航等领域,需要测试其射频输出(可能是射频或者Ku/Ka波段信号)相对于内部定时信号(1pps或100pps信号)的绝对时延并进行修正。这就需要使用至少2通道的宽带示波器同时捕获定时信号和射