FRAM 是一种新型存贮器,最大特点是可以随总线速度无限次的擦写,而且功耗低。
以基于TMS320C32 DSP开发的故障录波装置为模型,介绍AMD公司的Flash存储器Am29F040的原理和应用。
以TRI公司的基于NOR Flash的Flash管理软件FMM为例,详细介绍嵌入式系统中如何根据Flash的物理特性来进行Flash存储管理。
FRAM在汽车行驶记录仪中的应用的优势
本文介绍AM30LV0064D的工作原理,以及它与AT89LS8252单片机的硬件接口电路和PLD内部逻辑控制设计的代码,并对编程操作的软件流程进行了描述。
重点介绍DataFlash存储器与单片机的接口,并给出实际的电路设计和软件代码示例。
介绍双口RAM和FIFO的结构原理及仲裁逻辑控制;详细说明二者在由数字信号处理器和MCS-51单片机构成的多机系统中的应用,并对二者进行了比较。
分析不同种类单片机之间通信的方式及难点,提出一种基铁电存储器的解决方案与实例。
从整个应用系统的角度,理解和分析PLD内部锁相环;在此基础上,深入剖析锁相环的相移结构,同时用这个技术解决系统设计难题。
较详细地阐述不同逻辑电平的接口原理。以低压CPLD EPM7512A为例,给出在混合电压系统中的具体设计方案。
介绍了DDFS的原理和Altera公司的FPGA器件ACEX 1K的主要特点,给出了用ACEX 1K系列器件EP1K10TC144-1实现数字频率合成器的工作原理、设计思路、电路结构和仿真结果。
提出了一种基于ISP技术实现高速数据采集的方法,给出了使用VHDL语言和原理图完成数据采集模块中地址发生器和比较电路的部分逻辑设计,只要将所设计的程序下载到可编程器件ispLSI2032中即可实现预期功能。
介绍了利用CPLD实现DSP芯片TMS320C6711b和PCI桥芯片PLX9054之间高速数据传输的系统设计方法,并给出了相应的系统设计原理图,同时对该系统的性能进行了分析。
介绍了基于可编程逻辑器件CPLD和直接数字频率合成技术(DDS)的三相多波形函数发生器的基本原理,并在此基础上给出了基于CPLD的各模块设计方法及其VHDL源程序。
介绍了Lattice公司生产的在系统可编程通用数字开关芯片ispGDS14的内部结构和性能特点,并通过实例说明了在GDS开发环境下对ispGDS14进行编程的方法。