你了解逻辑分析仪探讨吗?逻辑分析仪、示波器有何区别?
扫描二维码
随时随地手机看文章
今天,小编将在这篇文章中为大家带来逻辑分析仪的有关报道,通过阅读这篇文章,大家可以对逻辑分析仪具备清晰的认识,主要内容如下。
一、逻辑分析仪探头介绍
逻辑分析仪通过探头与被测器件连接,探头起着信号接口的作用,在保持信号完整性中占有重要位置。逻辑分析仪与数字示波器不同,虽然相对上下限值的幅度变化并不重要,但幅度失真一定会转换成定时误差。逻辑分析仪具有几十至几百通道的探头其频率响应从几十至几百MHz,保证各路探头的相对延时最小和保持幅度的失真较低。这是表征逻辑分析仪探头性能的关键参数。
逻辑分析仪的强项在于能洞察许多信道中信号的定时关系。可惜的是,如果各个通道之间略有差别便会产生通道的定时偏差,在某些型号的逻辑分析仪里,这种偏差能减小到最小,但是仍有残留值存在。通用逻辑分析仪,在所有通道中的时间偏差约为1ns。因而探头非常重要,详见本站“测试附件及连接探头”。
a、探头的阻性负载,也就是探头的接入系统中以后对系统电流的分流作用的大小,在数字系统中,系统的电流负载能力一般在几个KΩ以上,分流效应对系统的影响一般可以忽略,流行的几种长逻辑分析仪探头的阻抗一般在20~200KΩ之间。
b、探头的容性负载:容性负载就是探头接入系统时,探头的等效电容,这个值一般在1~30PF之间,在高速系统中,容性负载对电路的影响远远大于阻性负载,如果这个值太大,将会直接影响整个系统中的信号“沿”的形状改变整个电路的性质,改变逻辑分析仪对系统观测的实时性,导致我们看到的并不是系统原有的特性。
c、探头的易用性:是指探头接入系统时的难易程度,随着芯片封装的密度越来越高,出现了BGA、QFP、TQFP、PLCC、SOP等各种各样的封装形式,IC的脚间距最小的已达到0.3mm以下,要很好的将信号引出,特别是BGA封装,确实有困难,并且分立器件的尺寸也越来越小,典型的已达到0.5mm×0.8mm。
d、与现有电路板上的调试部分的兼容性。
二、逻辑分析仪和示波器区别
逻辑分析仪为检验和调试复杂的数字电路提供了理想的工具。逻辑分析仪和示波器之间最明显的差异是通道数量。逻辑分析仪的通道数量在34条到几百条、甚至几千条之间,而典型示波器只有2~4条通道。
一个更本质的差别是逻辑分析仪采集信号的方式不同于示波器。示波器一般使用8位模数转换器(ADC)对信号采样,在示波器显示屏上真实地复现信号及其所有细微的模拟特点。逻辑分析仪则只是把输入信号与用户自定义门限进行比较。如果信号大于门限,那么把它视为逻辑1;如果信号低于门限,那么把它视为逻辑0。由于采集方法具有本质差别,因此同一个脉冲会以不同的方式显示,
示波器和逻辑分析仪之间的另一个差别是触发。示波器提供了以分离异常模拟特点(毛刺、欠幅脉冲、转换速率等)为重点的基本触发模式以及基本数字条件,如建立时间/保持时间违规或在两条或四条输入通道上定义的一个逻辑码型。逻辑分析仪则提供了广泛的逻辑资源,如各种字比较器、计数器和定时器,用户可以定义复杂的多状态IF-THEN-ELSE型触发,在复杂的系统环境中分离问题。逻辑分析仪还拥有全面的一系列微处理器支持套件。这些套件一般会提供硬件单元和软件单元。硬件与前端的微处理器总线建立物理连接,软件则把采集反汇编成可读的软件执行。
以上便是小编此次带来的全部内容,十分感谢大家的耐心阅读,想要了解更多相关内容,或者更多精彩内容,请一定关注我们网站哦。