如图所示电路主要用作数字钟的时基振荡源。时基输出频率为60Hz,适用于LED数字钟集成电路,如LM8361~LM8365等。它由l2位二进制串行计数器/分配器CC4040和六反相器CC4069等构成的数字钟晶振时基电路。 function re
如图是利用一片价廉的CD4060和32768Hz晶体产生高精度每秒输出60个脉冲的时钟源。原理是32768Hz脉冲经CD4060分频后在15、1、2、3脚输出2Hz、4Hz、8Hz、32Hz脉冲,输入由VDl、VD2、VD3、R2组成的或门后,使A点每l/2秒
如图所示为性能优良的低频信号发生电路。该电路的特点是稳幅性能好,输出功率大,波形失真小,它是一种比较理想的低频测量信号源。图中,运算放大器A:及其反馈网络组成一典型的文氏振荡器,振荡频率为: f0=1/2πRC
如图所示为低频多种波形发生电路。该电路可以同时输出两种波形,即三角波和方波。电路中,第一级为标准的积分器;第二级为增益是1的倒相器;第三级为具有滞后的比较器。在第三级不加二极管的情况下,电路输出为正时,
如图所示为由MAX4102/4103构成的同相增益电路,放大器的增益由RF与RG的比值确定,且不会影响放大器频率补偿。RF与RG阻值、带宽及增益的选择见下表。VOUT=(1+RF/RG)VIN。
PGA206/207是适合用于数据采集的数字控制可编程增益仪表放大器。其快速稳定时间使之在多路采集系统中能高效地工作。如图所示为由PGA207与PGA103构成的宽增益范围可编程放大器,增益范围为1~1000。电路采用两级级联
如图所示为由PGA204/205与运放OPA602构成的交流耦合可编程放大器。该电路采用运放OPA602形成反馈到Ref脚,而运放OPA602外接C1、R1后具有交流特性,f-3db=1/2πR1C1=1.59Hz,因此构成交流耦合仪表放大电路。通过A0、
如图所示为由PGA205构成的二进制增益步长电路,增益范围为1~64。该电路采用两级PGA205级联的方式构成,电路总的增益为两级增益之积,即G=G1G2。各个PGA205的增益设置见图中所示。
如图所示为由PGA204/205构成的屏蔽驱动电路。由抗干扰理论与实践证明,传输弱信号的电缆线的屏蔽层加上一定电位时,将大大减小由屏蔽层与芯线之间分布电容耦合引入的干扰。图中电路便是基于这种考虑,用运放OPA177构
如图所示为由PGA204/205与74HC57、HI-509构成的多路输入可编程增益放大电路。该电路采用八D触发器(32升沿触发、三态)74HC574对输入数据进行编码,一方面控制PGA204/205选择增益;另一方面控制二单刀四掷模拟开关HI
如图所示为PGA204/205用开关选择的可编程增益电路。图中用单刀四掷开关选择增益,A0脚、A1脚用47kΩ。上拉电阻接到V+,以得到无噪声高电平“1”。两个二极管起限制反向电流作用,可选用1N4148、1N914等。开关位置与
如图所示为PGA204/205的提供输入共模电流通路的电路。PGA204/205具有极高的输入电阻(约1010MΩ),而输入偏流很小(典型值±1nA),所以必须给两个输入端的偏流提供一个通路。如果不给偏流提供通路会出现什么情况?这时
如图所示为PGA204/205采用开关、跳线或集电极开路来选择数字输入的电路。图中采用两个开关和两个100kΩ上拉电阻,当开关拨到V+时为逻辑“1”。这里也可用跳线或集电极开路输出(OC)的方式代替开关,将跳线开路或OC截
如图所示为PGA204/205的电源和信号基本连接电路。在噪声或高阻电源应用时,电源端要有旁路滤波电容,在设计印刷电路板时应使滤波电容尽可能靠近电源脚。信号VIN由4、5脚输入,经过放大后从11脚输出。通常Ref端(10脚
PGA204/205是具有极好精度的低价格通用型仪表放大器。数字控制可编程增益,PGA204为G=1、10、100、1000,PGA205为G=1、2、4、8。PGA204/205的精密性、通用性和低价格,使之有着广泛的应用范围。增益的选择由两条CM