如图所示为由PGA203与运放OPA27构成的低噪声差分放大器。该电路在PGA203的输入端加上两个运放OPA27,信号由两个运放的同相输入端输入,利用两个运放为同相放大器的高阻特性与PGA203差分输入,将共模噪声抑制到最
如图所示为由PGA202构成的交流耦合差动放大器。该电路在PGA202的输入端加上2个1μF电容和2个1MΩ电阻,组成频率在0.16Hz以上的高通交流耦合电路,输入的交流信号经过PGA202差分放大后输出。 function resizeImage(e
如图所示为由PGA203与隔离放大器IS0102构成的隔离式可编程增益仪表放大器电路。输入信号由PGA203放大后再输入IS0102,由IS0102隔离放大后输出VOUT。这期间DIN经过数字光电耦合器隔离,对PGA203的增益进行选择,R
PGA202是数字控制可编程增益G=1、10、100、1000的单片仪表放大器,PGA203提供的增益G=1、2、4、8。两者均有与CMOS或TTL。兼容的输入,便于与微处理器接口。两者都有FET输入和一种新的跨导电路,使得在带宽内的增益几
如图所示为PGA202信号和电源的基本连接电路,各个电源端都要用1μF的钽电容旁路滤波。为了发挥芯片的最大性能,在设计印刷电路板时应使钽电容尽可能靠近电源脚。为避免外围元件引入增益和CMR误差,各个元件接地时应
如图所示为由PGA202构成的具有缓冲衰减的增益提升电路。采用外部电阻衰减网络可以扩大增益,图中用R1、R2分压衰减,经过OPA602构成的电压跟随器加到④脚,使输出级增益得到提升。输出级增益控制见下表。
如图所示为由PGA202与比较器、计数器构成的自动量程切换电路。该电路采用比较器在输出端与VOUT 进行比较,当VOUT >VREF=10V时,比较器输出“降”信号,升/降计数器输出2Bit编码PGA202的A0、A1端,使PGA202的增益下
如图所示为PGA202的输出滤波电路。采用外接滤波电容CEXT可构成输出滤波器,外接电容接在内部输出放大器的求和节点,与内部电容并联匹配,得到较低频率的响应,使放大器噪声得以抑制。 function resizeImage(evt,ob
如图所示为由PGA103构成的具有可编程输出放大的仪表放大器。该电路采用两级级联的方式构成,第一级为INA系列仪表放大器,参见下表;第二级为PGA103。电路总的增益为两级增益之积,即G=G1G2。
如图所示为由PGA103构成的宽输入电压范围放大器。11.3kΩ与102kΩ电阻组成分压电路,分压比约为1/10,如当输入电压120V时,经过分压后加到PGA103输入端的电压只有12V,因此可以宽电压输入。同时,二极管D1、D2(取1N
如图所示为由PGA103构成的可编程增益仪表放大电路。该电路采用PGA205与PGA103的级联方式,因此放大器总的增益为两个放大器增益之积,即G=G1G2。G1=1、2、4、8,G2=1、10、100,选择不同的逻辑输入可以选择不同的增益
如图所示为PGA103的失调电压校正电路。PGA103采用激光校正,因此3种增益的典型失调电压(相对于输入)均低于200μV,且每一种增益的失调电压不同。图中运算放大器OPA602接成电压跟随器作为缓冲器,利用电压跟随器输出阻
如图所示为由MAX4102/4103构成的单位增益缓冲器电路。该电路采用小电阻(24Ω)置于放大器反馈回路中构成单位增益缓冲器,使电路的带宽达到最大,且具有低的过冲和快速建立时间。 function resizeImage(evt,obj){ n
如图所示为由MAX4102/4103构成的视频/射频分配放大电路。信号输入MAX4102/4103,经过放大后输出。为了使传输过程反射最小,负载上获得最大功率,选择终端阻抗等于传输线特性阻抗,即输出端阻抗(75Ω)、电缆线
MAX4104/4105/4304/4305运算放大器具有极高速、低噪声和低失真性。MAX4104是单位增益稳定补偿,提供625MHz带宽和400V/μs转换速率,工作时仅需要20mA电源电流。MAX4304是增益补偿(AvcL=2V/V或更大),提供730MHz带