针对一些恶劣的电磁环境对随机存储器(RAM)电路误码影响的情况,根据纠错编码的基本原理,提出简单实用的能检查两位错误并自动纠正一位错误的EDAC算法。
本文介绍的测频方法,不仅消除了直接测频方法中对测量频率需要采用分段测试的局际,而且在整个测试频段内能够保持高精度不变。
采用VHDL语言设计,用CPLD控制模/数转换电路,完成多路模拟输入的高速同步数/模转,具有容错和自检能力。
介绍高速图像采集系统的硬件结构及工作原理,讲述FPGA在图像采集与数据存储部分的VHDL模块设计,给出采集同步模块的VHDL源程序。
根据单片机I2C串行扩展的特点,在EDA软件MaxplusII的环境下,利用AHDL语言,建立IP核。
介绍模拟峰值电压的检测方式,叙述基于Verilog-HDL与高速A/D转换器相结合所实现的数字式快速轴承噪声检测方法,给出相关的Verilog-HDL主模块部分。
介绍使用现代EDA手段设计核物理实验常用仪器——定标器的原理和实现方法。
Cadence设计系统公司今天发布了专为Cadence Encounter RTL Compiler综合技术实现新的低功耗能力,可提升芯片质量(QoS)。Encounter RTL Compiler现在通过将多目标全局优化扩展到动态及泄漏功耗优化,以一种全新的方
不懈追求创造体积更小、功能更强大的集成电路的英飞凌科技公司(FSE、NYSE股票代码:IFX),设在慕尼黑的实验室最近取得了新的突破——这里的研究人员成功开发出全球最小的纳米晶体管,其沟槽长度仅为18纳米,几乎是
FSI国际有限公司(纳斯达克:FSII)今日宣布:一家领先的欧洲集成电路制造商在现场评估项目成功地验证了缺陷排除之后,已经购买多套ANTARES®CX超凝态过冷动力学清洗系统。这些系统将用于先进器件平面结构或元件结构的
可编程外围器件PSD应用于单片机系统后,简化了单片机外围电路的设计,增加了系统的可靠性;利用PSD与单片机组成的系统,通过计算机串口对FPGA进行实时在线编程、仿真和配置。
针对嵌入式系统的精简特性,提出一种通过1个中断源高效管理多个串行口的有效方法。
介绍如何用PowerPC860(MPC860)进行FPGA(Xilinx的Virtex-II系列)的配置;给出进行FPGA配置所需的详细时序图和原理图。
结合实际方案对目前国内研究热点的SoC设计进行一些讨论,主要对系统集成、算法与系统芯片结构、可测试性设计等方面进行一些相关探讨。
首次公布包含Power架构和协处理器的多内核芯片技术细节11月29日,IBM、索尼公司、索尼电脑娱乐公司 (索尼公司及索尼电脑娱乐公司在下文中统称为索尼) 和东芝公司今天首次透露了一些代号为“Cell”的微处理器的核心理