摘要:HDB3码是数字基带通信系统中重要组成部分之一,因其具有无直流成份,检错能力强,具有时钟恢复性能等优点,成为ITU推荐使用的基带传输码型之一。首先介绍了HDB3编码的原理和方法,提出了一种基于EDA技术实现的
Altera公司宣布,开始提供业界密度最高,系统带宽最大的FPGA,以满足当今宽带应用的迫切需求。Stratix IV GT EP4S40G5和EP4S100G5 FPGA具有11.3-Gbps收发器和530K逻辑单元(LE),是Altera 40-nm Stratix IV FPGA系列中
奥地利微电子公司(AMS)近日发布一款设计、仿真和分析工具analogbench,可*估奥地利微电子创新的DC-DC转换器的性能。 analogbench可仿真用户独特的设计,分析整个设计的性能、优化DC-DC的效率。用户输入有关的电压和电
美国国家仪器有限公司(National Instruments,简称NI)近日宣布推出新款电子学习设备,为高中、大学和职业学校的学生提供数字逻辑和FPGA技术方面的实际动手经验。 NI教学实验室虚拟仪器套件(NI ELVIS) II和NI ELVIS
作者:李秋凤,华清远见嵌入式学院讲师。 1、SOC(System On Chip) a):片上系统,单片上集成系统级、多元化的大功能模块,构成一个能够处理各种信息的集成系统 b):集成了许多功能模块的微处理器核的单芯片电路系统。
引言 显示系统在工业、农业及日常生活中扮演着越来越重要的角色,因此,对其进行设计与研究具有十分重要的意义。 CPLD(Complex Programmable Logic Device;复杂可编程逻辑器件)具有编程灵活、集成度高、设计开发周期
在上世纪最后的十年里,重复可编程逻辑器件大放异彩,在通信行也得到了广泛的应用,这一时期FPGA 竞争基本上集中在容量,性能, IO 标准方面。而在便携应用方面因为FPGA 的高昂的价格,惊人的功耗基本上很少应用。 然
赛普拉斯推出了两款可提高模拟和数字性能的新型 PSoC 可编程片上系统。CY8C21x45 和CY8C22xxx PSoC 器件提高了可配置性,改进了数字资源性能,为工程师实施 PWM、定时器、I2C 和 SPI 通信接口等提供了更高的设计灵活
摘要:LonWorks技术的应用使得在系统编程的内涵得以更充分的体现。本文在概要介绍ISP以及LonWorks技术的基础上,详细说明采用基于Neuron芯片的控制节点实现对CPLD进行在系统编程的具体方法。 引言 在系统编程ISP(In
1 前言 随着ARM微处理器技术和现场可编程逻辑阵列技术(FPGA)的发展及其在手持式设备中的应用,手持式设备低功耗、微型化的要求越来越高。作为必然趋势,节能将是未来手持式电子设备的必然特性,但是高效率和节能是一
爱特公司(Actel Corporation)宣布进一步提升其业界领先之耐辐射RTAX-S和RTAX-SL航天用FPGA的性能和可用性,为航天应用设计人员带来更大优势。RTAX-S/SL 系列FPGA能够免除与耐辐射ASIC相关的成本和进度表风险,是需要
〓 Blast Create 设计师可以通过Blast Create对RTL级代码进行综合、观察、*估,改善其代码质量、设计约束和设计可测性;并且通过SVP技术建立精确地设计原型进行布局规划。 Blast Create 包括逻辑综合、物理综合、DFT
tools/equalizenetlengths 这个就是让不同的网络布线等长,我说的这个命令就是在PTOTELL中手动布等长线的工具 最后可以在REPORT中报告某一网络名线的总长度! 用这个命令之前要设等长规则还有要设一个netclass,将ne
以下是C语言实现无损压缩算法的代码:#include <stdio.h> #include <stdlib.h> #include <time.h> #define DNUM 64//define data number 8*8 #define LOOP 10000 //times of compression typedef struct { unsigne
首先介绍一个计算时间差的函数,它在<time.h>头文件中定义,于是我们只需这样定义2个变量,再相减就可以计算时间差了。 函数开头加上 clock_t start = clock(); 函数结尾加上 clock_t end = clock(); 于是时间差为: