常用FPGA芯片有:Xilinx的低成本Spartan3 E/A/AN/ADSP系列,高性能Virtex-II Pro/Virtex-4/Virtex-5系列等;Altera的Cyclone III/II系列,Stratix III/IIGX系列及Atria OX系列等; Actel公司带模拟前端器件的Fusi。
实现PLD器件功能最关键的技术是计算机辅助设计(CAD)。CAD技术和设计软件及开发环境对于 CPLD/FPGA的设计至关重要,尤其是FPGA器件更依赖于开发软件,CPLD/FPGA器件厂商都推出了自己的集成 开发环境(IDE),Xilinx
CPLD和FPGA都支持边界扫描(JTAG)模式,JTAG端口用于边界扫描测试、器件配置、应用诊断等,符合IEEE 1532/IEEE 1149,1规范。每个CPLD/FPGA器件都有专用的JTAG端口,JTAG端口有4个引脚,具体描述见表1。 通过JTAG下
整流部分的仿真结果如图1:图中正弦信号是9l5MHz交流高频信号号另一信号是经过二极管桥式整流电路 后输出的全波整流波形。 滤波稳压部分的仿真结果如图2:图中正弦信号是915MHz交流高频信号;另一线的信号是经过二极
图中正弦信号是9l5Mflz交流高频信号;半波信号是经过电压比较器后输出的高频时钟信号。 图 高频时钟信号波形 欢迎转载,信息来源维库电子市场网(www.dzsc.com)来源:ks990次
复位电路的Multisim仿真结果如图所示。在图中,当电源电压上升到一定值时,复位信号跳高使控制部分正常工作。图中,处于上方的信号是电压信号,处于下方的信号是复位信号。 图 复位电路波形 欢迎转载,信息来源维库电
负载调制电路仿真结果如下。 (1)时域仿真结果 根据前面的分析,电子标签中的负载调制产生了读写器天线电压的调幅。读写器可以根据天线电压变化 解调出电子标签发送的数据。图2是数字信号和调制好的调幅信号及整体调
包络检波解调电路仿真结果如下。 (1)时域仿真结果 时域仿真结果如图1所示,位于图中间的是调幅波的波形,而在它上方的则是通过包络产生电路产生的 包络信号的波形。 如图1所示,通过包络产生电路产生的包络信号还含
我们设计的仓储管理系统主要针对××公司的洗发水仓储实施RFID管理,该系统的管理流程如下。 第一步是产品的下线信息采集。首先,当产品下线装箱时,按序将RFID标签贴于包装箱上。其次再将产 品箱装入带有RFID标签的
Actel公司宣布推出Libero集成设计环境(IDE)8.5版本,这套完整的软件设计工具系列已进一步扩展,支持新近推出的nano版本IGLOO和ProASIC3现场可编程门阵列(FPGA)。Libero IDE 8.5版本还提供对嵌入式数学构件(mathblock
在汇编语言程序设计中,经常使用各种符号代替地址、变量和常量等,以增加程序的可读性。尽管符号的命名由编程者决定,但并不是任意的,必须遵循以下的约定。 ·符号区分大小写,同名的大、小写符号会被编译器认为是两
数字表达式一般由数字常量、数字变量、数字运算符和括号构成。与数字表达式相关的运算符如下: ①“+”、“—”、“×”、“/”及“MOD”算术运算符 以上的算术运算符分别代表加、减、乘、除和取余数运算。例如,以
逻辑表达式一般由逻辑量、逻辑运算符和括号构成,其表达式的运算结果为真或假。与逻辑表达式相关的运算符如下: ①“=”、 “>’’、 “<”、 “>=〓”、 “<= ”、 “/=”<>”运算符 以X和Y表示两个逻辑表达式,以
字符串表达式一般由字符串常量、字符串变量、运算符和括号构成。编译器所支持的字符串最大长度为512字节。常用的与字符串表达式相关的运算符如下: ①LEN运算符 LEN运算符返回字符串的长度(字符数),以X表示字符串
在ARM(Thumb)汇编语言程序中,以程序段为单位组织代码。段是相对独立的指令或数据序列,具有特定的名称。段可以分为代码段和数据段,代码段的内容为执行代码,数据段存放代码运行时需要用到的数据。一个汇编程序至