1.地线的定义 什么是地线?大家在教科书上学的地线定义是:地线是作为电路电位基准点的等电位体。这个定义是不符合实际情况的。实际地线上的电位并不是恒定的。如果用仪表测量一下地线上各点之间的电位,会发现地线
1 概述 AM417是德国Analog Microelectronics公司开发的一个用于处理可变电桥信号的低成本比例电压转换接口集成电路,该电路的输出信号可以成比例地自动跟踪电源电压的变化,这点对于共用一组电源的控制系统来说
ΣΔ 调制器采用过采样和噪声整形技术,已经广泛运用在模数转换器(ADC)中,它避免了元器件失配对ADC精度的限制,能够实现高精度的ADC。ΣΔADC以速度换取精度,由于过采样的特性,使得Σ&D
无论为数以百万计的用户搜索请求提供服务还是处理超大量的信息,都需要数量庞大的计算资源,进而消耗大量能源。事实上,用于计算与冷却的能耗费用是数据中心运营的最大成本 [1]。随着数据中心的数量和规模不断增长,
摘 要: 提出了一种将堆栈空间划分为任务栈和中断嵌套栈的设计结构,使堆栈空间最小化。采用VHDL硬件语言,在FPGA设备上模拟实现了具有自动检验功能的栈空间管理器。栈空间管理器由不同功能的逻辑模块组成,主要阐
摘 要: 为满足三维大地电磁勘探技术对多个采集站的同步需求,基于FPGA设计了一种晶振频率校准系统。系统可以调节各采集站的恒温压控晶体振荡器同步于GPS,从而使晶振能够输出高准确度和稳定度的同步信号。系统中
提出了一种基于FPGA的双通道旋转变压器测角电路设计方案,通过FPGA来控制AD2S82A、AD2S80A的解码和同步问题。同时用FPGA对转换后数据进行误差补偿和组合,以及二进制角度值的转换,提高了整个系统的集成度和可靠度。整个电路在Altium Designer 9.O设计环境下设计实现。采用Altera公司的EP2C35F484C6型FPGA芯片进行FPGA部分的仿真,实验和仿真的结果很好地实现了该方案的设计功能,并满足高精度、高速度转换的设计要求。
基于FPGA的协方差矩阵运算的实现大多采用的是定点计算方式,在运算过程中,存在数据处理动态范围小,容易溢出,截断误差等问题。加之以空间谱估计为研究背景的协方差矩阵运算,大多得到的是针对特殊阵列模型的实对称矩阵,不具备通用性。针对定点运算的不足和该运算的适用范围,研究了浮点运算和复数运算的特点,提出了基于复数矢量的浮点协方差运算的FPGA实现方案。在Altera\stratix\EP1S20F780C7中的仿真和调试结果表明了该方案的有效性。
针对数字基带信号的特点和通信系统中对数字信号传输的要求,研究一种基于FPGA的DSP技术和DDS技术的软件无线电调制器的设计方法。在FPGA平台上设计具有ASK,FSK,PSK和QAM调制功能的软件无线电调制器。该系统具有可重复编程和动态重构的优点,使系统易于修改和功能升级,灵活性强。
提出一种基于DDS和FPGA技术的高动态扩频仿真信号源的实现方案。采用了DDS技术的芯片AD9854和AD9850,能够模拟多普勒频移,实现高动态环境仿真。载波中心频率变化范围达到100kHz,变化率1.8kHz/s。
一般的位同步电路大多采用标准逻辑器件按传统数字系统设计方法构成,具有功耗大,可靠性低的缺点。用FPGA设计电路具有很高的灵活性和可靠性,可以提高集成度和设计速度,增强系统的整体性能。本文给出了一种基于fpga的数字锁相环位同步提取电路。
针对采用线性调频信号的宽带雷达系统,完成单通道高速数据采集和数字脉冲压缩系统的工程实现。系统使用ADS5500完成14位、60 MSPS的数据采集,使用FPGA实现1 024点的数字脉冲压缩。脉冲压缩模块采用快速傅里叶变换IP核进行设计,可以在脉冲压缩的不同阶段对其进行复用,分别完成FFT和IFFT运算,从而使硬件规模大大减少。系统采用块浮点数据格式以提高动态范围,同时减小截断(或舍入)误差对输出信噪比的影响。
随着高速数据采集设备传输带宽的日益提高,开发者需要采用新的计算机总线进行数据传输。这里叙述了使用EP2SGX90系列FPGA完成PCI-Express协议转换,多种DMA工作方式及相关寄存器的作用。以链式DMA传输方式为例,详细介绍该传输方式下的寄存器设置及在驱动程序中的实现范例。实验表明,用FPGA实现协议转换,总线持续传输速率最高可以达到1.2 Gb/s,满足大多数高速数据采集设备的要求。在此摒弃了采用专用总线接口芯片的传统方法,将开发者的逻辑设计和总线协议转换放到同一个FPGA芯片中,不但节省了硬件成本,利用其可编程特性,大大提高了设计可扩展性,同样的硬件很容易完成由PCIE1.O到PCIE2.O的升级。
在现代EDA外围电子器件的接口中存在多种标准,已知的一些接口协议存在速度慢、协议复杂等问题。SPI总线是能够克服上述缺点的一种外围串行总线,其能很好地满足要求。通过使用Lattice公司的FPGA芯片以及工程开发软件,特别是在线逻辑分析仪这一先进的EDA工具,实现了基于FPGA的SPI接口的连接。将FPGA编程的灵活性和SPI总线的易用性结合,实现了FLASH的存取功能。同时也为同类型接口的芯片应用提供了一个原型,为进一步的工程设计提供了支持。
摘要:使用CPLD内部的资源施密特触发器和反相器,只需外加一个RC就可以设计出一个稳定的振荡器,为CPLD或外围器件提供时钟源。灵活方便的设计及低成本的特性,使之具有很好的产品商业使用价值。 关键字:CPLD;施密