• 基于SoPC的低应变反射波检测系统

    摘 要:提出了一种基于核心处理单元为Altera NiosⅡ的SoPC的智能低应变反射波检测系统。介绍了低应变反射波检测法,探讨了系统具体的软硬件设计。系统的主要目的是使复杂电子系统可在单块FPGA上实现,该系统在基

  • 基于DDS的高精度任意波形发生器设计

    摘要:系统利用直接数字频率合成技术(DDS)完成任意波形发生器设计,以FPGA作为核心控制器件,用Flash和RAM作为波形数据存储模块,在上位机软件的控制下,利用高精度D/A转换器,实现正弦波、方波、三角波、锯齿波、高

  • 基于FPGA和SMT387的SAR数据采集与存储系统

    为了解决现有的合成孔径雷达SAR回波信号采集存储系统不能同时满足高采样率、高采样精度、高存储速度、大存储容量、脱机运行的问题。该文提出了一种基于FPGA和DSP的SAR回波信号的采集与存储系统。该系统采用专用于数据硬盘存储的DSP功能模块SMT387和ViTrex 4系列的FPGA器件XC4VFxl2设计。Virtex 4系列FPGA主要控制采集存储系统的总体时序,采集回波信号的有效部分存入SATA硬盘,SMT387主要运用纽曼-皮尔逊准则的滑窗检测算法检测回波信号的具体位置,并计算出各种位置信息的具体参数,再将这些参数传到FPGA,控制系统的总体时序。该系统采样率达170百万次/秒,能够对正交两路信号同时采集,能够脱机、长时间存储120MB、16位的高速数据。

  • 基于FPGA的信道化接收机

    针对宽带阵列侦收系统,设计一种基于FPGA的信道化接收机实现方案,并对各模块具体的实现进行了分析、设计,特别是基于FPGA的信道化模块。整个系统具有子信道频带窄、利于对信号进行精细化处理、功耗低、体积小、成本低、操作灵活以及易于扩展等特点。硬件系统测试结果验证了系统设计的有效性和可行性。

  • 基于AVR和CPLD的高速数据采集系统

    为了提高数据采集卡的速度,同时降低成本,设计一种并行数据采集系统,要求并行采集速度大于10 Mb/s。整个系统由AVR与CPLD控制实现,通过MAXl308完成模数转换,并设计搭建了其外围电路。采用12路数据存储模式存储高速采集的数据。实验依据存储要求搭建硬件电路并调试,示波器显示的波形结果8组脉冲序列完全对齐,没有出现时序混乱,同时并行处理过程中不相互影响,实现了低成本高速多路采集的设计要求。

  • 单片机和CPLD的望远镜伺服控制器设计

    摘要:设计基于高速单片机C8051F120和CPLD的高精度大型望远镜的伺服控制器,由单片机实现闭环控制算法、上位机通信和LCD显示控制,CPLD实现增量式编码器计数、电机驱动波形发生以及I/O接口。该控制器可独立进行电机

  • 基于FPGA的三相函数信号发生器设计

    摘要:基于FPGA的三相函数信号发生器以DDS为核心,在Altera公司CycloneⅡ系列EP2C8T144C8上实现正弦波、方波、三角波和锯齿波信号的产生,利用单片机PICl8F4550控制波形的频率及相位差。同时单片机通过DAC0832控制波

  • Xilinx Spartan-3AN器件游戏机加密解决方案

    动漫游戏是一个新兴的行业,发展潜力大,市场前景好。游戏平台的加密性、灵活性、通用性备受游戏平台提供商的关注,同时要求低成本、容易采购。科通数字技术公司认为, 目前游戏行业主要采用一些国外通用SOC平台,如

  • 基于FPGA的图像调焦系统研究

    摘要:采用基于图像技术的自动调焦方法,根据图像分析出图形的质量,完成图像预处理、清晰度判别,获得当前的成像状况。通过控制电机,完成调焦操作。其中核心技术是分析图像质量评价函数。针对调焦算法计算量大、计

  • 基于FPGA的彩色图像增强系统

    提高显示器的视觉效果,提出增强比度扩展和色饱和度两种算法,来对彩色图像进行增强处理,为满足视频信号的实时性要求,应用FPGA构造高速图像处理系统。实验结果表明,本方法能提高图像的层次感,增强色彩饱和度,达到显著提升视觉感受的效果。

  • 屏蔽布线系统的优势

     随着科技的进步与发展应用,全世界对于网络的带宽的需求在不断的提升,也正是因为更多的电子技术科技的应用,我们周围的电磁污染却更加严重。在网络综合布线中,现在于预计的未来50年内。铜缆依然是主要的网络信号

  • 基于FPGA+DSP+ARM的数据传送总线变换器

    摘 要: 介绍了基于FPGA+DSP+ARM的数据传送总线变换器的整体设计及ARM、DSP和FPGA的器件选型,详细描述了ARM与DSP、DSP与FPGA的接口电路设计,给出了系统软件结构设计,详细描述了HPI驱动程序的实现过程。  在

  • 基于CPLD+DSP的实时数字图像稳定系统

    为了实现实时便携式数字图像稳定系统的现场应用,设计一种基于DSP C6416的实时数字图像稳定系统。该系统由CPLD进行处理逻辑和视频同步控制,通过两个双端口RAM作为数据输入和输出的高速缓存,将DSP上的4个Bank信号中的8位和RAM的32位接口间进行数据转换,并使用EDMA技术进行数据传输。系统工作时,通过对片内Cache中数据区和程序区的合理分配,QDMA将于预处理处理数据读入片内,达到高速处理的目的。最后讨论了使用内联函数和线性流水技术,加快算法软件的执行速度,实现高速实时图像稳定处理。

  • 基于FPGA的OPB_AHB总线桥接器的设计

     摘要:本文首先介绍了 AHB和OPB总线协议特点,并在此基础上详细阐述了 OPB_AHB总线桥接器的功能和设计思路,最后给出了 OPB_AHB的验证方法和仿真结果。并在 Xilinx的EDK环境下利用MicroBlaze软核构建了 SoC系统并通

  • 利用Virtex-5 FPGA实现最低功耗解决方案

    过渡至65纳米工艺的FPGA具备采用更小尺寸工艺所带来的优势:低成本、高性能和更强的逻辑能力。尽管这些优势能够为高级系统设计带来激动人心的机会,但65纳米工艺节点本身也带来了新的挑战。例如,在为产品选择FPGA时

发布文章