基于FPGA 设计数字日历可以实现以软件方式设计硬件的目的,无需购买专用数字芯片,从而克服了传统利用多片数字集成电路设计数字日历存在焊接麻烦、调试繁琐、成本较高等
21ic讯 Mentor Graphics 公司宣布为用于热流体系统的Flowmaster® 仿真软件解决方案推出多项新功能,包括全新的Functional Mock-up Interface (FMI)和二次空气分析增强功能。Flowmaster产品以精确性著称,可用于
21ic讯 Mentor Graphics 公司(纳斯达克代码:MENT)今天宣布为用于热流体系统的Flowmaster® 仿真软件解决方案推出多项新功能,包括全新的Functional Mock-up Interface (FMI)和二次空气分析增强功能。Flowmaste
本文结合舰船编队无线组网的实际需求,提出一种基于QoS 机制的路由协议-CS_AODV.在AODV 协议的基础上,引入用户和数据类型分级机制和多点中继站思想(MPR),设计并实现路径稳定性的度量。应用NS2 仿真软件对AODV 与CS_ AODV 路由协议进行仿真,通过比较分析表明CS_AODV 协议在分组丢失率、端到端延时以及负载开销方面得到有效改善。
1 引言 随着为微波技术在无线通讯和雷达系统中应用的不断增多,对电路尺寸小、制作简单的微波带通滤波器的需求也日益增加。而波导滤波器具有高功率容量,低插损和良好
1 引言 随着为微波技术在无线通讯和雷达系统中应用的不断增多,对电路尺寸小、制作简单的微波带通滤波器的需求也日益增加。而波导滤波器具有高功率容量,低插损和良好
10月16日,是德发布全新X系列N9040B UXA信号分析仪和N5193A UXG捷变频信号发生器。由是德科技微波和通信事业部产品经理Sai Yang先生 、微波和通信事业部亚太区市场开发经理梁雄峰先生分别向记者介绍了这两款新品的细
美国麻省ACTON 2009年1月19日讯 –自动创建、验证和实现系统级仿真模型的供应商Carbon Design Systems公司和嵌入式可配置处理器内核供应商Tensilica公司日前宣布,已
这是一个日新月异的时代。除了创造力和设计能力外,当今的设计人员还面临着诸多限制,他们需要面对越来越多、日益复杂的设计——一系列通过IO连接的外围设备
Doherty放大器可以在很宽的动态范围内输出功率,并且具有很高的效率和卓越的线性度。Doherty放大器由载波放大器和峰值放大器组成,两者通过四分之一波长的传输线链接在一起。载波放大器通常针对线性工作进行偏置(例
针对当前系统设计中软硬件设计者分别采用不同的设计语言存在的问题,采用基于Python的软硬件协同设计方法,以信号处理和图像处理中常用的平方根算法为例,在FPGA上实现了定点平方根算法。实验结果表明Python可以有效地将软件算法快速地转换为硬件设计,并能大幅度提高系统设计,仿真和校验的效率,使得这种方法设计的产品能更快地进入市场。
近几年,随着嵌入式系统的日益发展和32位嵌入式处理器以及图形显示设备的广泛应用,目标产品对GUI(图形用户界面)的需求越来越多。由于嵌入式系统一般实时性要求很高,所以嵌
1.引言随着电子技术的发展,复杂可编程逻辑器件CPLD(Complex Programmable Logic Device)以其高速、高可靠以及开发便捷、规范、能完成任何数字器件功能的优点[1], 越来越广泛地应用于电子仪器中。线缆的安装质量的
随着智能终端的兴起及无线数据应用业务的丰富,无线通信系统中的数据用户数大幅增加,数据内容也不再限于传统的文字或者图像,未来用户对高清晰度视频、手机电视等多媒体业务的需求越来越多,导致无线网络流量呈现出
摘要 采用改进并行分布式算法设计了一种16抽头FIR数字低通滤波器,首先用Matlab工具箱中的FDATool设计滤波器系数,然后使用硬件描述语言Verilog HDL和原理图,实现了子模块和系统模块设计,在Matlab与QuartusII中对
在网络通讯领域,ATM交换机、核心路由器、千兆以太网以及各种网关设备中,系统数据速率、时钟速率不断提高,相应处理器的工作频率也越来越高;数据、语音、图像的传输速
NI (原名AWR Corporation)最新发布了NI AWR Design Environment 的V11.01版本,其中的Analyst 三维有限元(FEM)电磁仿真引擎的功能增强,将比上一个版本节省多达百分之七十的时间。V11.01版本升级主要更新了Analyst,
一:可以利用它库中现有的零件搭配组合自制,数字电路较容易,比如造一个它没有的模块电路,指示灯(只是演示) 如图:1.先取两个连接点,再取电阻和发光二极管,并连好线。
在网络通讯领域,ATM交换机、核心路由器、千兆以太网以及各种网关设备中,系统数据速率、时钟速率不断提高,相应处理器的工作频率也越来越高;数据、语音、图像的传输速度已
摘要:在2.5 Gbps高速串行收发系统接收端中1到2解复用电路位对于降低內核工作速度,减轻设计压力,提高电路稳定性起着关键作用。本文描述了基于电流模式逻辑的解复用电路工作原理,按照全定制设计流程采用SMIC0.18u