低功耗设计

我要报错
  • 整合低功耗设计、验证和提高生产力的EDA工具等

      整合低功耗设计、验证和提高生产力的EDA工具将领先的设计、验证和实现技术与CPF相集成  Cadence Low-Power Solution是用于低功耗芯片的逻辑设计、验证和实现的完全集成的、标准化的流程,将领先的设计、验证和

  • 基于Freeze技术的低功耗设计

    基于Freeze技术的低功耗设计

  • FPGA的功耗概念与低功耗设计研究

    随着半导体工艺的飞速发展和芯片工作频率的提高,芯片的功耗迅速增加,而功耗增加又导致芯片发热量的增大和可靠性的下降。因此,功耗已经成为深亚微米集成电路设计中的一个重要考虑因素。本文围绕FPGA功率损耗的组成和产生原理,从静态功耗、动态功耗两大方面出发,分析了影响FPGA功率耗散的各种因素,并通过Actel产品中一款低功耗的FPGA进一步进行说明。最后提出了在FPGA低功耗设计中的一些问题。

  • 基于MSP430的无线传感器低功耗设计

    0 引言   无线传感器网络是由多个带有传感器、数据处理单元和通信模块的节点组织而成的网络,因为在军事、工业、医疗、农业等领域的巨大应用前景而成为近年来的研究热点。由于无线传感器节点通常工作在人们难以触及

  • FPGA低功耗设计须权衡多项指标

     FPGA的功耗高度依赖于用户的设计,没有哪种单一的方法能够实现这种功耗的降低,如同其它多数事物一样,降低功耗的设计就是一种协调和平衡艺术,在进行低功耗器件的设计时,人们必须仔细权衡性能、易用性、成本、密

  • FPGA低功耗设计须权衡多项指标

     FPGA的功耗高度依赖于用户的设计,没有哪种单一的方法能够实现这种功耗的降低,如同其它多数事物一样,降低功耗的设计就是一种协调和平衡艺术,在进行低功耗器件的设计时,人们必须仔细权衡性能、易用性、成本、密

  • FPGA低功耗设计须权衡多项指标

    FPGA低功耗设计须权衡多项指标

  • 一种面向多媒体SOC的微状态低功耗设计方法

    本文针对移动多媒体SOC设计中的功耗问题,提出了一种系统级低功耗设计方法。该方法的核心是利用各种IP所提供的配置空间,将多媒体SOC系统细分为不同的微状态。同时结合传统的DVS以及DPM思想,利用反馈控制和负载预测相结合的方式,实时调整系统运行过程中的微状态,从而在保证多媒体服务质量的基础上,让系统负载尽可能均匀分布于整个运行期间,达到降低功耗的目的。

  • JPEG图像硬件解码低功耗设计

    分析了JPEG标准的压缩/解压缩算法,以VLSI方式实现了基于JPEG标准的解码流程,在关键模块——Huffman解码、IDCT上进行了算法级、结构级和电路级等层次的综合考虑,使其有更好的功耗代价,使其能够在图像传感器上得到应用。通过测试平台对其VLSI进行了RTL级和门级的仿真。结果表明,功能符合需求。

  • 低功耗设计侦错简化低功耗芯片验证(SpringSoft)

    SpringSoft发表该公司获奖无数的Verdi自动侦错系统全新低功耗设计感知侦错模块。低功耗设计感知侦错加速功耗设计意图的理解,并使其直观化、追踪与分析功耗相关错误的流程自动化。这个模块与Verdi系统的硬件描述语言

  • 优化面向超低功耗设计的微控制器功效

    单电池设计无需备用电池载荷,而备用电池往往正是超低功率系统中最重和体积最大的组件。集成了片上调节器并具有可配置模式的MCU ,可以有效弥补MCU的极小电源电压和标准单电池技术的典型输出电压之间的差距,使开发人员得以把已有负载条件及电池电压下的功耗降至最小。只需一个电池,无需外部调节器,凭借低至0.7V的电池耗电能力,以及用于LED和小型电机的大电流能力,设计人员便能够以最低的成本、绝对超低的功耗设计出紧凑型的电池供电设备。

  • 优化面向超低功耗设计的微控制器功效

    单电池设计无需备用电池载荷,而备用电池往往正是超低功率系统中最重和体积最大的组件。集成了片上调节器并具有可配置模式的MCU ,可以有效弥补MCU的极小电源电压和标准单电池技术的典型输出电压之间的差距,使开发人员得以把已有负载条件及电池电压下的功耗降至最小。只需一个电池,无需外部调节器,凭借低至0.7V的电池耗电能力,以及用于LED和小型电机的大电流能力,设计人员便能够以最低的成本、绝对超低的功耗设计出紧凑型的电池供电设备。

  • 优化面向超低功耗设计的微控制器功效

    单电池设计无需备用电池载荷,而备用电池往往正是超低功率系统中最重和体积最大的组件。集成了片上调节器并具有可配置模式的MCU ,可以有效弥补MCU的极小电源电压和标准单电池技术的典型输出电压之间的差距,使开发人员得以把已有负载条件及电池电压下的功耗降至最小。只需一个电池,无需外部调节器,凭借低至0.7V的电池耗电能力,以及用于LED和小型电机的大电流能力,设计人员便能够以最低的成本、绝对超低的功耗设计出紧凑型的电池供电设备。

  • 嵌入式系统低功耗设计研究

    嵌入式系统低功耗设计研究

  • 基于无线网络的远程电力抄表系统的设计

    介绍了一种基于ZigBee和GPRS无线网络的远程电力抄表系统。利用ZigBee协议简单、成本低、距离近、动态组网以及GPRS网络瞬间上网、永远在线、按量计费、数据传输量大的特点,以一个楼道或一栋建筑物为单元组建一个无线局域网,再利用ZigBee/GPRS网关转换,通过GPRS网络发送给数据电力公司的抄表中心,较好地解决了现行抄表系统节点众多、布线复杂、维护不便的问题。终端节点和网关节点所选用的CC2430和MC35i均为行业最具代表性的芯片,功能强大、集成度高且均为低功耗芯片,同时在程序中注重了“休眠”低功耗设计。原型系统通信可靠、耗电极低、抗干扰能力强,其推广应用前景十分远大。

  • 中芯国际与Cadence共推65纳米低功耗解决方案

    电子设计企业Cadence设计系统公司今天宣布推出一款全面的低功耗设计流程,面向基于中芯国际65纳米工艺的设计工程师。该流程以Cadence低功耗解决方案为基础,通过使用一个单一、全面的设计平台,可以更加快速地实现尖

  • 随钻测井系统井下传感嚣的低功耗设计

    提出了随钻测井系统井下传感器的一种低功耗设计方法。介绍了随钻测井系统,其需要在井下长时间工作且只能通过电池供电的特殊性,决定了低功耗设计是整个系统设计的核心问题。本文通过对低功耗电路设计原则的分析,结合随钻测井系统的要求,采用Freescale公司的MC9S12Q128单片机,在硬件和软件两个方面对随钻测井系统井下传感器进行了低功耗设计,采用低功率器件和动态功耗分配的省电管理模式。

  • 基于LFSR优化的BIST低功耗设计

    在BIST(内建自测试)过程中,线性反馈移位寄存器作为测试矢量生成器,为保障故障覆盖率,会产生很长的测 试矢量,从而消耗了大量功耗。在分析BIST结构和功耗模型的基础上,针对test—per—scan和test—per—clock两大BIST类型,介绍了几种基于LFSR(线性反馈移位寄存器)优化的低功耗BIST测试方法,设计和改进可测性设计电路,研究合理的测试策略和测试矢量生成技术,实现测试低功耗要求。