在早期的数字电子技术时代,能够实现的卓越架构以及这种架构所带来的优势可以应用于几乎所有可预见的多代制造工艺节点。但现在芯片制造的复杂性和变化是如此之大,以致于一些优秀的想法和技术如果不经过彻底的改造就
“大-小(Big-little)核”这种架构出自处理器授权商ARM有限公司(英国剑桥),是指成对使用针对性能优化过的处理器内核和针对低功耗待机优化过的处理器内核。它能帮助应用软件在两个内核之间切换,从而在设备
网络化运动控制是未来运动控制的发展趋势,随着高速加工技术的发展,对网络节点间的时间同步精度提出了更高的要求。如造纸机械,运行速度为1 500~1 800m/min,同步运行的电机之间1μs的时间同步误差将造成30 μ
IBM近日表示,该公司位于美国纽约州约克城高地(Yorktown Heights)的IBM TJ沃森研究中心科学家们已在碳纳米芯片研究方面取得重大进展。科学家们将碳纳米管安装到一块硅片上,以创造出一块有1万个晶体管工作的混合芯片
你可以用PC的并行端口和少量的外接部件来构成一个功能强大和使用方便的任意波形发生器。使用Visual Basic程序与图1所示电路,只要输入相应的波形特征方程,就可以产生任何波形(例如,正弦波、三角波、调幅波、调频波
对于大部分单片机系统,由于单片机的运行速度很快,液晶拼接屏幕单片机在工作的过程中有大量的空闲等待时间。在某些情况下,系统的等待时间甚至可以达到总工作时间的95%以上。在等待过程中,单片机不作任何工作,只是
对于大部分单片机系统,由于单片机的运行速度很快,液晶拼接屏幕单片机在工作的过程中有大量的空闲等待时间。在某些情况下,系统的等待时间甚至可以达到总工作时间的95%以上。在等待过程中,单片机不作任何工作,只是
随着集成电路技术和工艺的飞速发展,真正单片化的单片机已经成为主流产品。它的绝在部分资源都在单片机芯片内部;过去需要用外部扩展器件才能实现的功能,如 ROM、RAM、A/D、D/A、数字量I/O、显示驱动等功能,现在在单
随着集成电路技术和工艺的飞速发展,真正单片化的单片机已经成为主流产品。它的绝在部分资源都在单片机芯片内部;过去需要用外部扩展器件才能实现的功能,如 ROM、RAM、A/D、D/A、数字量I/O、显示驱动等功能,现在在单
本文结合MSP430系列微处理器,详细论述了通过控制改变MCU的时钟频率来降低功耗的设计方法。 1 功耗产生的原因 在CMOS电路中,功耗损失主要包括静态功耗损失和动态功耗损失两部分。其中静态功耗主要是由反偏PN结
LD082是一种国产的全集复音电子琴集成电路,它可以输出一个八度音程内的13个音名.这些音名采用数字分频方法得到,所以音阶关系很准,且不受电源电压及时钟频率的影响.
电子设备中嵌入式微型控制器的使用不断增加,加上世界能源危机,将迫使电子工程师关注这些设备中目前被忽略的节能特征。 历史透视 早在1976年就推出了新计算机Cray 1。当时它具有在80MHz时钟频率条件下达到160MIPs的
基于FPGA的时钟频率同步设计与应用
一种FPGA能耗优化的方法设计
本文结合MSP430系列微处理器,详细论述了通过控制改变MCU的时钟频率来降低功耗的设计方法。 1 功耗产生的原因 在CMOS电路中,功耗损失主要包括静态功耗损失和动态功耗损失两部分。其中静态功耗主要是由反偏PN结
4月2日消息,据国外媒体报道称,AMD的六核羿龙IIX6台式机处理器的详情显然已经泄露到互联网上,使用户能够在发售前提前了解这款处理器的规格。 在上个月的德国汉诺威国际信息及通信技术博览会上公布了发售一系列六核
FPGA的时钟频率同步设计
处理器知识产权许可商ARM Holdings plc已经成功开发出双内核Cortex-A9处理器设计(被称为Osprey)的两个实现。 Osprey是40nm硬宏处理器,能够达到2GHz的时钟频率,是ARM公司开发的最高性能内核之一。该设计看起来非常类
时钟按功能分,可分为多频、EMI削减、低功耗小尺寸、高性能低相位抖动、时钟分配等(如图1)。多频:就是在同一个晶振里可产生不同频率的时钟源。例如,晶振本身也许是一个37kHz的,你可以从这个频率上面去延伸开来,像