本文阐述了一种芯片时钟与功耗管理控制器的工作原理,进行了模块划分,采用硬件描述语言实现了设计,并利用Synopsys公司的EDA工具进行了仿真和综合。
嵌入式TCP/IP的优化设计与硬件实现
本文用VHDL硬件描述语言实现了1个多规格S盒,兼容1组8×8规格的S盒和4组6×4规格的S盒。通过改变控制编码,它可以实现8×8和6×4规格的任意布尔函数变化,可以满足DES算法和AES算法中的S盒变换,也为密码算法可重组系统设计提供了一个通用IP。
本文中采用美国Atmel公司设计生产的FPSLIC即现场可编程系统级集成电路中的AT94K-Starter Kit器件,通过它内部的AVR内核、异步通信端口、FPGA以及其它外设,以及串口调试软件Acessport129实现了计算机和试验板的通信,从而通过硬件实现了分组加密的算法。
本文中采用美国Atmel公司设计生产的FPSLIC即现场可编程系统级集成电路中的AT94K-Starter Kit器件,通过它内部的AVR内核、异步通信端口、FPGA以及其它外设,以及串口调试软件Acessport129实现了计算机和试验板的通信,从而通过硬件实现了分组加密的算法。