新一代视频编码器
根据低码率实时应用领域的特点,设计了一种H.264视频编码系统。采用FPGA的NiosII CPU架构,自定义硬件模块实现H.264.实时压缩编码。实验验证表明,H.264编码器对CIF大小的图像实现了实时编码,能满足对低码率实时应用的编码要求。
基于NiosII的 低码率实时H.264视频编码器
高压缩比标准的各种特性为技术人员提供了广阔的空间,在复杂性、延迟以及其他约束实时性能的因素之间获得最佳平衡。
高压缩比标准的各种特性为技术人员提供了广阔的空间,在复杂性、延迟以及其他约束实时性能的因素之间获得最佳平衡。
H.264/AVC是ITU-T VCEG和ISO/IEC MPEG联合制定的最新视频编码国际标准,是目前图像通信研究领域的热点技术之一。H.264的视频编码层(VCL)采用了许多新技术,因而使其编码性能有了大幅度提高。但这是以复杂度的成倍增加为代价的,这也使得H.264在实时视频编码及传输应用中面临着巨大的挑战。因此,要满足图像压缩的实时性要求,就需要对现有的H.264编解码器进行优化。本文主要讨论H.264系统的硬件平台和任务流程,并针对基于DSP硬件平台的特点,介绍了从代码级对算法进行优化,进一步提高编码算法的运算速度,实现H.264实时编码的具体方法。由于ADI Blackfin561是AD公司推出的一款高性能的数字信号处理器,它具有600MHz的主频。为此,本文选择其作为硬件平台,来探索在资源有限的DSP平台上实现H.264编码器的有效途径。
H.264/AVC是ITU-T VCEG和ISO/IEC MPEG联合制定的最新视频编码国际标准,是目前图像通信研究领域的热点技术之一。H.264的视频编码层(VCL)采用了许多新技术,因而使其编码性能有了大幅度提高。但这是以复杂度的成倍增加为代价的,这也使得H.264在实时视频编码及传输应用中面临着巨大的挑战。因此,要满足图像压缩的实时性要求,就需要对现有的H.264编解码器进行优化。本文主要讨论H.264系统的硬件平台和任务流程,并针对基于DSP硬件平台的特点,介绍了从代码级对算法进行优化,进一步提高
MIPS科技公司(MIPS Technologies Inc.)日前宣布,其可合成的MIPS32 24Kc Pro处理器内核已应用于Magnum Semiconductor公司目前和未来的DX1专业视频编码器系列。Magnum还获得了MIPS的System Navigator JTAG探针技术
介绍一种基于TMS320DM6446的视频压缩处理系统,该系统采用我国具有自主知识产权的AVS编码标准,可实现对视频信号的高速实时处理;详细介绍了系统的硬件原理及结构、软件设计与实现以厦AVS编码标准的主要技术指标,并针对TMS329DM6446芯片的特点对算法和软件设计进行了优化。
介绍一种基于TMS320DM6446的视频压缩处理系统,该系统采用我国具有自主知识产权的AVS编码标准,可实现对视频信号的高速实时处理;详细介绍了系统的硬件原理及结构、软件设计与实现以厦AVS编码标准的主要技术指标,并针对TMS329DM6446芯片的特点对算法和软件设计进行了优化。
介绍一种基于TMS320DM6446的视频压缩处理系统,该系统采用我国具有自主知识产权的AVS编码标准,可实现对视频信号的高速实时处理;详细介绍了系统的硬件原理及结构、软件设计与实现以厦AVS编码标准的主要技术指标,并针对TMS329DM6446芯片的特点对算法和软件设计进行了优化。
本文介绍了TMS320C6416 DSP和MPEG-4ASP (Advanced Simple Profile )视频编码器在SP基础上新增的工具,详细阐述了基于该平台实现MPEG-4ASP视频编码器的软件优化方法,最后通过实验结果的比较展现了在嵌入式系统应用中ASP相对于SP编码器的优越性。
本文介绍了一种适用于IP网络的基于TM1300芯片的嵌入式视频编码器的硬件设计和软件体系.
本文介绍了TMS320C6416 DSP和MPEG-4ASP (Advanced Simple Profile )视频编码器在SP基础上新增的工具,详细阐述了基于该平台实现MPEG-4ASP视频编码器的软件优化方法,最后通过实验结果的比较展现了在嵌入式系统应用中ASP相对于SP编码器的优越性。
本文介绍了一种适用于IP网络的基于TM1300芯片的嵌入式视频编码器的硬件设计和软件体系.