行为级综合EDA供应商Bluespec Inc.近期宣布北京航空航天大学成为其全球大学计划的一份子。Bluespec公司的大学计划旨在确保大学用户更容易获得行业领先的高级设计和建模工具集,根据这次合作北京航空航天大学将得到BS
21ic讯 全球电子设计创新领先企业Cadence设计系统公司(NASDAQ: CDNS)今天宣布,瑞昱半导体(Realtek Semiconductor Corp.) 成功运用Cadence® Encounter® RTL Compiler的physical aware RTL合成缩减数字电视
2013年10月22日,ARM公司发布DS-5 v5.16,这意味着自2010年3月DS-5第一版发布以来,这款号称支持所有ARM内核的开发工具,已经经历了整整3年半的时间。这段时间里,很多熟悉ADS和RVDS的用户,也都慢慢转向使用D
半导体设计、验证和制造的软件及知识产权(IP)供应商新思科技有限公司(Nasdaq:SNPS)日前宣布:该公司在其Galaxy™设计实现平台中推出了最新的创新RTL综合工具Design Compiler® 2010,它将综合和物理层实
功率优化技术 图5中,根据静态与动态功率以及这些技术所应用的设计抽象层次,对各项功率优化技术进行了分类。使用这些方法中的哪项或哪几项要取决于设计目标。将这些方法结合到设计流程中,就形成了一种集
复杂SoC设计中的功率管理 (下)
日前,新思科技与创意电子宣布,创意电子采用新思科技Galaxy.实作平台(Implementation Platform) 中的关键工具IC Compiler,让ARM. Cortex.-A9 MPCore.双核心处理器达到超过1 GHz频率效能。新思科技的高效能Galaxy设
新思科技有限公司日前宣布:该公司在其Galaxy™设计实现平台中推出了最新的创新RTL综合工具Design Compiler 2010,它将综合和物理层实现流程增速了两倍。为了满足日益复杂的设计中极具挑战性的进度要求,工程师
实现了与布局和布线检测5%的关联度,以及在多核技术上的2倍速更快的运行时间 美国加利福尼亚州山景城,2010年4月6日—— 全球领先的半导体设计、验证和制造的软件及知识产权(IP)供应商新思科技有限公司(Nasdaq:SN
Synopsys日前宣布,在其Galaxy设计实现平台中推出了最新的RTL综合工具Design Compiler 2010,它将综合和物理层实现流程增速了两倍。Design Compiler自1988年问世以来,随着工艺技术从1.5微米到32纳米的进步,而不断得
新思科技(Synopsys)推出新型多线程布线工具Zroute,完整集成于IC Compiler。
Synopsys发布最新版 Design Compiler® 综合解决方案—— Design Compiler 2007。
Synopsys 发布下一代布局布线解决方案——IC Complier 2007.03 版。
电子设计自动化(EDA)软件工具领导厂商Synopsys日前宣布,意法半导体在其90nm和65nm的ASIC设计流程中,应用Design Compiler拓朴绘图技术,缩短了整个设计时间。意法半导体在其ASIC方法集中应用Design Compiler拓朴
易于移植、强有力的技术发展路线图等优势使其在竞争中脱颖而出 全球电子设计自动化软件工具(EDA)领导厂商Synopsys(Nasdaq:SNPS)近日宣布,美国威捷半导体公司(SiliconOptix)采用SynopsysICCompiler下一代布局布