Altera公司日前宣布,开始量产发售40-nm Stratix® IV FPGA系列密度最大的器件。Stratix IV E EP4SE820具有820K逻辑单元(LE),非常适合需要高密度、高性能和低功耗FPGA的各类高端应用,包括ASIC原型开发和仿真、无
东芝在半导体制造技术相关国际会议“2010 Symposium on VLSI Technology”上宣布,其与日本CovalentMaterials、美国Tier Logic Inc.以及TeiTechnology共同在CMOS逻辑电路上以非晶硅TFT技术实现了SRAM的三维积层,即“
单片FPGA高清晰互联网协议监视摄像机(Altera)
整合ARM、FPGA与可编程模拟电路设计的单芯片技术
为了消除FFT频谱泄漏和栅栏效应,提高谐波分析精度,文中给出了用高速A/D采集IPcore来实现电网数据实时采集的设计方法,同时采用数字锁相倍频同步方法进行了误差修正。其中全数字锁相倍频电路和A/D采集控制电路均采用VHDL语言和可编程逻辑器件设计实现,并用quartusII软件进行了仿真。
Altera公司日前宣布,开始量产发售40-nm Stratix® IV FPGA系列密度最大的器件。Stratix IV E EP4SE820具有820K逻辑单元(LE),非常适合需要高密度、高性能和低功耗FPGA的各类高端应用,包括ASIC原型开发和仿真、无
ModelSim+Synplify+Quartus的Altera FPGA的仿真实现
对FPGA进行系统设计的Xilinx软件使用方法
为了消除FFT频谱泄漏和栅栏效应,提高谐波分析精度,文中给出了用高速A/D采集IPcore来实现电网数据实时采集的设计方法,同时采用数字锁相倍频同步方法进行了误差修正。其中全数字锁相倍频电路和A/D采集控制电路均采用VHDL语言和可编程逻辑器件设计实现,并用quartusII软件进行了仿真。
FPGA DCM时钟管理单元简介及原理
FPGA和单片机的串行通信接口设计
端到端网络流的介绍 NI端到端网络(P2P)流技术使用PCI Express接口在多个设备之间直接,点对点传输,而不必通过主处理器或存储器。这可使同一个系统中的设备共享信息而不必占用其它的系统资源。NI P2P技术被以下设备
为了达到波束控制高效、低成本和小型化的目标。在此介绍一种基于FPGA的相控阵雷达波束控制系统硬件平台及其软件设计。系统采用FPGA作为波束控制算法实现的核心,选用单片机实现阵面组件驱动部分的控制调试,在此硬件平台上,开发一种用硬件描述语言和单片机汇编语言与VB语言设计相结合实现的波束控制系统。设计的系统设备量少,控制和调试功能完善,适宜于推广到集中式运算、分布式驱动的波束控制体系。
Spartan-6 FPGA是目标设计平台,提供集成的软件和硬件,有利于设计集中力量进行新产品创新. Spartan-6 FPGA包括LX 和LXT等13个系列, 逻辑单元从3,840 到147,443, 而功耗比以前的Spartan降低一半.Spartan-6采用45nm低功
Spartan-6 FPGA是目标设计平台,提供集成的软件和硬件,有利于设计集中力量进行新产品创新. Spartan-6 FPGA包括LX 和LXT等13个系列, 逻辑单元从3,840 到147,443, 而功耗比以前的Spartan降低一半.Spartan-6采用45nm低功
基于Spartan-6 FPGA的SP605开发板解决文案
28nm Stratix V FPGA包括增强的核架构,高达28Gbps和低功耗低BER的收发器,以及硬IP区块阵列等. Stratix V FPGA包括四个GT, GX, GS和E系列,内核工作电压0.85V, 533-MHz/1066-Mbps 外接存储器接口, Stratix V GX/GS/E 器
28nm Stratix V FPGA包括增强的核架构,高达28Gbps和低功耗低BER的收发器,以及硬IP区块阵列等. Stratix V FPGA包括四个GT, GX, GS和E系列,内核工作电压0.85V, 533-MHz/1066-Mbps 外接存储器接口, Stratix V GX/GS/E 器
基于28nn Stratix V FPGA的100GbE线路卡设计技术
基于28nn Stratix V FPGA的100GbE线路卡设计技术