为了提高算法效率,实时处理图像信息,本处理系统是基于DSP+FPGA混用结构设计的。
本文以UART为重点讨论了FP-GA与上位机串行通信的实现方法。采用高级语言VB实现了上位机与FPGA的通信。
从CPU的总体结构到局部功能的实现采用了自顶向下的设计方法和模块化的设计思想,利用Xilinx公司的Spartan II系列FPGA,设计实现了八位CPU软核
通过模糊自整定PID控制器的设计,本文提出了一种基于VHDL描述、DSP Builder和Modelsim混合仿真、FPGA实现的智能控制器设计及测试新方法。
基于MAX1951的诸多特点,本文给出了采用该器件为Stratix II FPGA系统供电以降低其功耗的设计方案。
基于MAX1951的诸多特点,本文给出了采用该器件为Stratix II FPGA系统供电以降低其功耗的设计方案。
基于MAX1951的诸多特点,本文给出了采用该器件为Stratix II FPGA系统供电以降低其功耗的设计方案。
Stratix II FPGA系统电源设计
通过模糊自整定PID控制器的设计,本文提出了一种基于VHDL描述、DSP Builder和Modelsim混合仿真、FPGA实现的智能控制器设计及测试新方法。
Xilinx Virtex-5 SXT FPGA 平台提供了独特的单芯片解决方案,充分利用大规模并行计算达到超高性能,同时将功耗降到最低。
在本文中,我将分析功耗降低所带来的好处。还将介绍 Virtex-5 器件中所使用的多种技术和结构上的革新,它们能提供功耗最低的解决方案,并且不会在性能上有任何折扣。
分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计
Altera公司今天宣布,第一个在FPGA业界实现了对高性能DDR3存储器接口的全面支持。
本文提出了应用FPGA和编码器实现基于SOPC的工业吊车吊钩的位置测量。该设计通过对于相关编码器输出信号的采集处理实现了对于吊钩垂直距离的测量,并且对于在应用实践中的问题进行了讨论。
Xilinx Virtex-5 SXT FPGA 平台提供了独特的单芯片解决方案,充分利用大规模并行计算达到超高性能,同时将功耗降到最低。