Ashton 博士说在正常工作条件下,ESD 保护元件应该保持在不动作状态,同时不会对电子系统的功能造成任何影响,这可以通过维持低电流以及足以在特定数据传输速率下维持数据完整性的低电容值来达成。而在ESD 应力冲击或
设计用于SoC集成的复杂模拟及射频模块是一项艰巨任务。本文介绍的采用基于性能指标规格来优化设计(如PLL或ADC等)的方法,可确保产生可制造性的鲁棒性设计。通过这样的设计,开发者能在保证成本效益和不超预算的前提下
摘要:利用FPGA并行处理的特点及其丰富的I/O接口,在此设计了一种针对捷联惯导系统的组合数据采集和控制系统。该系统能够实时采集惯导系统所需的IMU和GPS数据,能够根据需要产生任意占空比的PWM控制信号,该系统预留
引言当今的嵌入式系统开发人员面临前所未有的挑战,努力向市场推出最具竞争力的产品。直到最近,实现的大部分系统还局限于需要大量软件而且功耗非常高的多芯片系统或者昂贵的SoCASIC.但是,越来越多的设计团队感到受
据IHS iSuppli公司的显示电子专题报告,凭借与中国大陆厂商的紧密关系和清晰的产品策略,台湾半导体芯片供应商晨星与联发科2011年几乎完全统治了电视视频处理器市场,而包括英特尔在内的几家厂商则认负出局。去年晨星
从整个CODECSoC视频监控编解码芯片发展过程来看,图像压缩技术快速发展推动了图像压缩标准的制定,从而促使嵌入式架构及ARM及X86信号CPU处理器得以应用在编解码芯片平台上,DSP数字信号处理器的高性能和低功耗的可编
Intel公司于日前对外表示,该公司正计划在今年晚些时候推出新的基于Atom核心的SoCs产品及通讯解决方案。新的SoC产品将包括面向智能手机的高端SoCs以及面向平价产品的低价SoCs。Intel公司宣布,Atom Z2580 SoC的性能将
随着电子设备、计算机和家用电器的大量涌现与广泛普及,电网干扰正日益严重并形成一种公害,因为这个干扰可导致电子设备无法正常工作。特别是瞬态电磁干扰,其电压幅度高、上升速率快、持续时间短、随机性强、容易对
单片机测控系统的电路较复杂,产生干扰的原因很多。下面几种常用的抗干扰措施。1、切断干扰的传播途径1)增加干扰源(如电机、继电器)与敏感器件(如单片机)的距离,用地线把他们隔离或者在敏感器件加上屏蔽罩。2)
1、软件看门狗的设计方案单片机或微机系统受到强干扰后可造成程序失控,使CPU进入死循环,或者使程序跑飞。利用“看门狗”技术能不断地监视程序运行的时间,一旦超过限定时间,就确认系统已经“死机&
美国国际贸易委员会(以下简称“ITC”)法官希欧多尔·艾塞克斯(Theodore Essex)当地时间周五裁定,芯片厂商LSI、联发科和芯片设计公司意法半导体(STMicroelectronics NV)没有侵犯Rambus的芯片技术专利
随着便携式和无线设备的日趋复杂化,此类设备越来越容易受到静电放电(ESD)和电磁干扰(EMI)的影响。尤其在立体声耳机、移动电话、便携式多媒体播放器、PDA或笔记本电脑等电子设备中,需要降低电磁干扰,以确保电子设
高速数字设计人员面临的一个挑战就是处理其电路板上的过冲、下冲、错配阻抗振铃、抖动分布和串扰问题。这些问题都可归入信号完整性范畴。许多高速设计人员都使用输入/输出缓冲信息规范 (IBIS) 建模语言来预见并解决信
随着现代电子科学技术的发展,电子设备的数量及种类不断增加,使得电磁环境(EME)日趋复杂,电子设备的电磁兼容性就显得也越来越重要。 经验证明,如果在产品开发阶段解决电磁兼容问题的费用为1个单位;那么等到产品设计
1、主要技术参数电磁兼容性的设计是一项复杂的系统工程。首先要学习并掌握有关标准及规范,然后参照实际电磁环境来提出具体的要求,进而制定技术和工艺的实施方案。在设计电子仪器、设备时。应重点考虑电路设计、隔离