• 基于FPGA控制的LED汉字滚动显示器设计

    现了基于FPGA硬件及VHDL语言设计的LED点阵汉字滚动显示,可通过按键选择,控制其滚动方式:左移或者右移及上移或者下移等。阐述了LED点阵显示汉字的原理,给出了点阵汉字滚动显示控制器的原理图、部分VHDL源程序及时序仿真图并进行了详细的分析,提出了系统扩展成实现16×16点阵汉字滚动的改动思路。

  • 基于FPGA的三轴伺服控制器设计与实现

    针对某机载三轴运动平台的高精度伺服控制要求,设计了基于FPGA的伺服控制器。重点对硬件中的控制模块、驱动模块、通信模块和软件中的中断、复位、A/D转换等子程序进行了设计与实现。尤其是在驱动模块设计中,详细探讨了力矩电机的反馈环节参数给定模式。通过后续的仿真测试,验证了该三轴伺服控制器的有效性。

  • eda技术软件有哪些

    eda常用技术软件有哪些呢? EDA技术是在电子CAD技术基础上发展起来的计算机软件系统,是指以计算机为工作平台,融合了应用电子技术、计算机技术、信息处理及智能化技术的最新成果,进行电子产品的自动设计。 

  • 基于FPGA的DDS设计及实现

    针对DDS频率转换时间短,分辨率高等优点,提出了基于FPGA芯片设计DDS系统的方案。该方案利用A1tera公司的QuartusⅡ开发软件,完成DDS核心部分即相位累加器和ROM查找表的设计,可得到相位连续、频率可变的信号,并通过单片机配置FPGA的E2PROM完成对DDS硬件的下载,最后完成每个模块与系统的时序仿真。经过电路设计和模块仿真,验证了设计的正确性。由于FPGA的可编程性,使得修改和优化DDS的功能非常快捷。

  • PCB板电路设计中的数字地和模拟地

      1 为什么要分数字地和模拟地  因为虽然是相通的,但是距离长了,就不一样了。同一条导线,不同的点的电压可能是不一样的,特别是电流较大时。因为导线存在着电阻,电流流过时就会产生压降。另外,导线还有分布

  • 基于FPGA的雷达脉冲预分选器设计

    现代电子战环境复杂,信号密度大,所以对信号的实时分选很重要。这里,提出一种基于关联比较器的雷达信号分选方法,在实现多参数分选的同时,也保证了实时性。详细阐述了在Virtex 4系列FPGA上实现基于内容可寻存储器(CAM)的关联比较器的途径。

  • 无源器件电阻和电容在电路板中的内置

      无源器件内置是一个相对较新的概念。为什么要内置它们呢?原因是电路板表面空间的紧张。在典型的装配中,占总价格不到3%的元件可能会占据电路板上40%的空间!而且情况正变得更为糟糕。我们设计的电路板要支持更多的

  • FPGA进行开发嵌入式系统中用的几个发展方向

    顾名思义,嵌入式系统指的是嵌入到系统内部的计算机系统,是面向特定应用设计的专用计算机系统。  早期的嵌入式系统一般是以通用处理器或单片机为核心,在外围电路中加入存储器、功率驱动器、通信接口、显示接口

  • 基于FPGA的图形点阵液晶显示模块的应用设计

    摘要:提出了一种基于FPGA和T6963C模块来控制液晶显示的实现方法。介绍了液晶显示控制器T6963C的性能特点,给出了FPGA与液晶显示屏WG240128B的硬件接口电路、软件设计流程和液晶显示程序。 关键词:FPGA;图形液晶显

  • 基于SoPC的低应变反射波检测系统

    摘 要:提出了一种基于核心处理单元为Altera NiosⅡ的SoPC的智能低应变反射波检测系统。介绍了低应变反射波检测法,探讨了系统具体的软硬件设计。系统的主要目的是使复杂电子系统可在单块FPGA上实现,该系统在基

  • 基于DDS的高精度任意波形发生器设计

    摘要:系统利用直接数字频率合成技术(DDS)完成任意波形发生器设计,以FPGA作为核心控制器件,用Flash和RAM作为波形数据存储模块,在上位机软件的控制下,利用高精度D/A转换器,实现正弦波、方波、三角波、锯齿波、高

  • 基于FPGA和SMT387的SAR数据采集与存储系统

    为了解决现有的合成孔径雷达SAR回波信号采集存储系统不能同时满足高采样率、高采样精度、高存储速度、大存储容量、脱机运行的问题。该文提出了一种基于FPGA和DSP的SAR回波信号的采集与存储系统。该系统采用专用于数据硬盘存储的DSP功能模块SMT387和ViTrex 4系列的FPGA器件XC4VFxl2设计。Virtex 4系列FPGA主要控制采集存储系统的总体时序,采集回波信号的有效部分存入SATA硬盘,SMT387主要运用纽曼-皮尔逊准则的滑窗检测算法检测回波信号的具体位置,并计算出各种位置信息的具体参数,再将这些参数传到FPGA,控制系统的总体时序。该系统采样率达170百万次/秒,能够对正交两路信号同时采集,能够脱机、长时间存储120MB、16位的高速数据。

  • 基于FPGA的信道化接收机

    针对宽带阵列侦收系统,设计一种基于FPGA的信道化接收机实现方案,并对各模块具体的实现进行了分析、设计,特别是基于FPGA的信道化模块。整个系统具有子信道频带窄、利于对信号进行精细化处理、功耗低、体积小、成本低、操作灵活以及易于扩展等特点。硬件系统测试结果验证了系统设计的有效性和可行性。

  • 基于AVR和CPLD的高速数据采集系统

    为了提高数据采集卡的速度,同时降低成本,设计一种并行数据采集系统,要求并行采集速度大于10 Mb/s。整个系统由AVR与CPLD控制实现,通过MAXl308完成模数转换,并设计搭建了其外围电路。采用12路数据存储模式存储高速采集的数据。实验依据存储要求搭建硬件电路并调试,示波器显示的波形结果8组脉冲序列完全对齐,没有出现时序混乱,同时并行处理过程中不相互影响,实现了低成本高速多路采集的设计要求。

  • 单片机和CPLD的望远镜伺服控制器设计

    摘要:设计基于高速单片机C8051F120和CPLD的高精度大型望远镜的伺服控制器,由单片机实现闭环控制算法、上位机通信和LCD显示控制,CPLD实现增量式编码器计数、电机驱动波形发生以及I/O接口。该控制器可独立进行电机

发布文章