对基于数字信号处理器(DSP)的系统而言,优化功耗是一项重要但往往难以实现的设计目标。现在,基于DSP的设备常常把以往各自独立的多个应用结合起来,每一个应用都可能有多个工作模式。要得到这样一个设备的功率分布是非常困难的一件事,更遑论整个复杂的系统。设计人员需要获知尽可能多的最佳信息,以及能够帮助他们优化特定应用之功耗的技术和工具。
基于 FPGA 的嵌入式系统设计为现代电子产品设计带来了更大的灵活性,以 Altera 公司开发的 Nios II 软核处理器为核心的SOPC(System on Programmable Chip)系统便是把嵌入式系统应用在 FPGA 上的典型例子。
基于Nios II内核的SOPC开发板的设计
对基于数字信号处理器(DSP)的系统而言,优化功耗是一项重要但往往难以实现的设计目标。现在,基于DSP的设备常常把以往各自独立的多个应用结合起来,每一个应用都可能有多个工作模式。要得到这样一个设备的功率分布是非常困难的一件事,更遑论整个复杂的系统。设计人员需要获知尽可能多的最佳信息,以及能够帮助他们优化特定应用之功耗的技术和工具。
下面是对采用当前开发工具和硬件直接实现多内核系统的三个简单模型的概述。
三种嵌入式多内核设计模式的比较分析
硅产品知识产权(SIP)平台解决方案和数字信号处理器(DSP)内核授权厂商CEVA公司宣布,授权联发科技股份有限公司(MediaTek)采用CEVA-X DSP内核和相关子系统技术来开发其未来的产品;联发科技是无线通信和数字媒体半导体
本文介绍的基于FPGA的可重配置系统可以在设计后期甚至量产阶段通过重新编程以适应标准和协议的改变。
美国美普思科技(MIPS Technologies)宣布,以色列Altair半导体开发的移动WiMAX基带LSI“ALT2150”中采用了该公司开发的32bit CPU内核“MIPS32”及模拟IP(英文发布资料)。 ALT2150是Altair开发
微处理器的工程师们认同多核设计是未来的潮流,但在如何实现和克服所面临的困难上,他们分歧非常大。这是从ISSCC(InternationalSolid-StateCircuitsConference,国际晶体管电路讨论会)2008上一个小组讨论中得到的结论
飞思卡尔半导体通过半导体技术许可专家IPextreme向嵌入式市场提供32位V1 ColdFire内核,进一步扩展了其ColdFire®许可计划。
AMD明年推三内核芯片 再向英特尔施压