1问题的提出 在同步串行数据传输过程中,时钟线上只要有一点小毛刺就会导致数据传输失误,从而影响系统的正常工作。传统的处理方法是在接收端并入一小电容来滤除毛刺,这种方法只能去除某一固定频率下的干扰,
数字信号处理模块是接收机系统的核心部分,系统要求数字信号处理模块能实时处理ADC变换后的数字信号,并用软件的方法来实现大量的无线电功能,这些功能包括:多通道校准、编解码、调制解调、滤波、同步、盲均衡、
数字信号处理模块是接收机系统的核心部分,系统要求数字信号处理模块能实时处理ADC变换后的数字信号,并用软件的方法来实现大量的无线电功能,这些功能包括:多通道校准、编解码、调制解调、滤波、同步、盲均衡、
针对一款雷达芯片电路采用基于扫描路径法的可测性设计,在设计过程中采用时钟复用技术、IP隔离技术,以及针对具体的时钟产生电路采用了其他特殊处理技术;通过采用多种恰当有效的可测性设计策略后,大大提高了该芯片电路可测性设计的故障覆盖率,最终其测试覆盖率可达到97%,完全满足设计指标的要求。
620)this.width=620;" border="0" />
620)this.width=620;" border="0" />
620)this.width=620;" border="0" />
概览 高端设计工具为少有甚是没有硬件设计技术的工程师和科学家提供现场可编程门阵列(FPGA)。无论你使用图形化设计程序,ANSI C语言还是VHDL语言,如此复杂的合成工艺会不禁让人去想FPGA真实的运作情况。在这个芯
概览 高端设计工具为少有甚是没有硬件设计技术的工程师和科学家提供现场可编程门阵列(FPGA)。无论你使用图形化设计程序,ANSI C语言还是VHDL语言,如此复杂的合成工艺会不禁让人去想FPGA真实的运作情况。在这个芯
摘 要: 以晶闸管构成的全桥整流电路为对象,分析和建立了两种触发器以实现对晶闸管的触发控制。一种是以TCA785为核心芯片的模拟触发器,另一种是以可编程逻辑阵列(FPGA)为核心芯片的数字触发器。试验表明两种触
详述了基于AT89C2051单片机的晶闸管触发器的硬件构成和软件设计方案。分析和应用了移相触发脉冲控制理论,其控制方案简单和便于调节,是一种具有很高实用价值的控制方案。
如图所示为由DN-25集成电路的开关稳压电源。DN-25是单片开关型稳压电源器件,适合制作中等输出电流、宽调压范围的稳压电源。它的主要性能指标如下:输入电压VIN=3~40V,输出电压Vo=1.25~24V(连续可调),最大输出电
单片式开关稳压器DN-25构成的开关稳压电源
用线性反馈移位寄存器(LFSR)产生码序列对于流加密/解密是有用的。然而,这涉及冗长的LFSR,而且所产生的码对防止窃听还不够复杂。本文给出一个产生冗长和复杂码序列的非常简单的技术,适合于采用较小长度LFSR的密码应
如图所示为数字式频移解调电路。该电路可以适用在1kHz到10kHz的频率范围,并能解调到1%的频偏。电路的输入级由宽频带放大器CA3020构成。它的差分输出加到J-K触发器的J-K输入端。门电路MC724构成单稳态多谐振荡器。单