本设计以Xilinx公司的XC95108为例,通过在CPLD中开辟2块独立的SRAM区域(各1字节)来实现DSP2407A与S3C4480的并行通信。
介绍了一种基于复杂可编程逻辑器件(CPLD)的120MHz高速A/D采集卡的设计方法。
本文以CDMA2000语音传输标准下短帧为例,给出了具体的12×16的A型分组比特交织器和解交织器。
本文给出了数据缓存、传输模块控制电路的设计,并采用VHDL语言和CPLD很好的完成逻辑控制任务和系统驱动程序的编写与调试。
本文讲述了对某CCD相机的图像数据输出接口和图像数据源的模拟过程。主要在CPLD器件上实现,通过应用基于Channel link技术(LVDS串行/解串技术)的Camlink标准接口传输方案
本文研究的就是基于CPLD的PDH通信二次群复接器。
本文介绍了一种基于DSP和CPLD的移相全桥谐振软开关数字控制器,应用于开关电源的数字化智能控制。
本文介绍了一种基于DSP和CPLD的移相全桥谐振软开关数字控制器,应用于开关电源的数字化智能控制。
设计了利用TMS320LF2407A与EPM3032A控制的ADS7805多通道采集系统的逻辑结构,介绍了系统的工作原理,详细描述了ADS7805、DSP及CPLD之间接口的硬件与软件设计。
设计了利用TMS320LF2407A与EPM3032A控制的ADS7805多通道采集系统的逻辑结构,介绍了系统的工作原理,详细描述了ADS7805、DSP及CPLD之间接口的硬件与软件设计。
可编程逻辑器件CPLD体积小功能强大, Verilog HDL语言简练,设计思想、电路结构和逻辑关系清晰,本文着重介绍使用Verilog设计CPLD实现双屏显示液晶控制器的功能。