如图1、如图2分别是两个密码锁控制电路仿真结果图。其中如图1的仿真过程为先输入上锁密码“1234”,再按下上锁键激活电锁,接着输入万能解锁密码“8888”,最后按下解锁键解锁。如图2的仿真过程为先输入上锁密码"12
状态控制器KZQ的功能是控制微波炉工作过程中的状态转换,并发出有关控制信息,因此我们可用-个状态机来实现它。经过对微波炉工作过程中的状态转换条件及输出信号进行分析,我们可得到其状态转换图如图1所示,其输入
ZZQ的输入、输出端口如图所示,根据其应完成的逻辑功能,它本质上就是一个三选一数据选择器。本设计采用一个进程来完成,但由于三个被选择的数据只有一个来自输入端口,因此另两个被选择的数据则通过在进程的说明部分
烹调计时器JSQ为减数计数器,其最大计时时间为59∶59。因此我们可用两个减计数十进制计数器DCNT10和两个减计数六进制计数器DCNT6级联构成。JSQ的内部组成原理如图所示。 如图 JSQ的内部组成原理图来源:ks991次
本显示译码器YMQ47不但要对数字0~9进行显示译码,还要对字母d、o、n、E进行显示译码,其译码对照表如表所示。 如表 YMQ47的译码对照表 来源:ks990次
数据装载器ZZQ的VHDL源程序 来源:ks990次
烹调计时器JSQ的VHDL源程序 来源:ks990次
显示译码器YMQ47的VHDL源程序 来源:ks990次
45 s定时单元的VHDL源程序 来源:ks990次
5 s定时单元的VHDL源程序 来源:ks990次
25 s定时单元的VHDL源程序 来源:ks990次
显示控制单元的VHDL源程序 来源:ks990次
EDA中的显示译码器的VHDL源程序 来源:ks990次
根据系统的设计要求,综合计时电路可分为计秒电路、计分电路、计时电路、计星期电路、计日电路、计月电路、计年电路等7个子模块,这7个子模块必须都具有预置、计数和进位功能,设计思想如下: (1)计秒电路:以直接
设计一个综合性的计时系统,要求能实现年、月、日、时、分、秒及星期的计数等综合计时功能,同时将计时结果通过15个七段数码管显示,并且可通过两个设置键,对计时系统的有关参数进行调整。具体系统功能面板如图所示
本设计显示需要使用的是15个七段显示数码管。在计时结果显示电路中,七段数码管显示部分是一个不容忽视的环节,如若处理不得当,可能引起系统功率过大,产生散热问题,严重时甚至会导致系统的烧毁。为了解决好以上问
对于系统中的时间调整电路,拟通过模式和调整两个外部按键完成。模式键负责切换正常时间计数模式和时间调整模式,调整模式切换顺序如图1所示。调整键负责在时间调 整模式之下,对当前模式的计时结果进行调整。 在模式
CONT60计时电路的VHDL源程序 来源:ks990次
CONT3O计时电路的VHDL源程序 来源:ks990次
显示控制电路XSKZQ的VHDL源程序 来源:ks990次