引言随着Internet的迅猛发展和各种无线业务需求的增加,目前以承载单一话音业务为主的无线通信网已经越来越不适应人们的需要,所以,以大容量、高数据率和承载多媒体业务为目的的第三代移动通信系统(IMT-2000)成为无
摘要:基于FPGA硬件实现固定倍率的图像缩放,将2维卷积运算分解成2次1维卷积运算,对输入原始图像像素先进行行方向的卷积,再进行列方向的卷积,从而得到输出图像像素。把图像缩放过程设计为一个单元体的循环过程,在
随着医疗成像系统不断追求更高的性能,传统的模拟及分立器件越来越难以满足系统设计的要求,而采用数字信号处理技术DSP、FPGA已成为了必然的选择。好处显然易见,无论是从系统的集成度还是成本、性能上来看,都给设计
摘要:本文在分析LED显示屏的显示扫描控制方法的基础上,提出了用并行结构实现高灰度扫描控制的方案,设计了基于FPGA的8位并行输入LED扫描控制芯片,并结合外围电路、显示面板及计算机构成了LED大屏幕显示系统,实现
随着医疗成像系统不断追求更高的性能,传统的模拟及分立器件越来越难以满足系统设计的要求,而采用数字信号处理技术DSP、FPGA已成为了必然的选择。好处显然易见,无论是从系统的集成度还是成本、性能上来看,都给设计
摘要:本文在分析LED显示屏的显示扫描控制方法的基础上,提出了用并行结构实现高灰度扫描控制的方案,设计了基于FPGA的8位并行输入LED扫描控制芯片,并结合外围电路、显示面板及计算机构成了LED大屏幕显示系统,实现
摘要:卫星定位接收机中卷积码译码即维特比译码器,在处理器中面临占有资源较多、处理时间过长等问题,为了减少处理器资源的占用和提高处理速度,采用并行加比选蝶形单元的的方法,在FPGA平台上用硬件描述语言设计一
1 引言 HDLC(High-level Data Link Control Procedures, 高级数据链路控制规程)广泛应用于数据通信领域,是确保数据信息可靠互通的重要技术。实施HDLC的一般方法通常是采用ASIC(Application Specific Integr
1 概述在WCDMA中,加扰就是用一个伪随机码序列对扩频码进行相乘,对信号进行加密。上行链路物理信道加扰的作用是区分用户,下行链路加扰可以区分小区和信道。WCDMA采用Gold码作为扩频序列的扰码。Gold由两个M序列相
摘要:为了实现千兆以太网业务在SDH网络上的传输(EOS),可以利用FPGA将以太网MAC数据帧在SDH数据帧中进行封装和映射处理。介绍了GFP封装协议以及虚级联技术,给出了FPGA内部的模块化设计方法。利用FPGA的强大功能和内
摘要:阐述了一种导频叠加的OFDM同步方法,利用具有良好的自相关性PN序列实现时偏和频偏估计。在多径信道条件下,通过Matlab仿真能较好地实现同步。然后利用Altera公司的芯片在QuartusⅡ8.0工具平台上实现了OFDM同步
摘要:阐述了一种导频叠加的OFDM同步方法,利用具有良好的自相关性PN序列实现时偏和频偏估计。在多径信道条件下,通过Matlab仿真能较好地实现同步。然后利用Altera公司的芯片在QuartusⅡ8.0工具平台上实现了OFDM同步
DS18B20是DALLAS公司生产的一线式数字温度传感器,采用3引脚TO-92型小体积封装;温度测量范围为-55℃~+125℃,可编程为9位~12位A/D转换精度,测温分辨率可达0.0625℃,被测温度用符号扩展的16位数字量方式串行输出
摘要:速度与面积的互换一直是基于FPGA设计中的一个不变的主题,在此介绍了两种YUV分离的FPGA的实现方式:基于面积的实现和基于速度的实现。前者仅用一片双口RAM串行,实现了YUV分离数据的输出;后者利用流水线的思想
要实现能够将所有重要功能集成在单一器件的设计理由很简单,因为这样就能将材料成本、部件库存及电路板面积减至最低。另外,相较于多芯片解决方案,单芯片方案的功耗也较低,同时也有助于提高对知识产权的保护。如果
摘 要:GPIB接口是测试仪器中常用的接口方式。通过将接口设计分解为同步状态机设计和寄存器读写电路设计,采用Verilog语言实现了满足IEEE488.1协议的IP Core设计。将此IP Core固化到FPGA芯片中即可实现GPIB各种接
用FPGA实现Nios II嵌入式系统配置技术
用FPGA实现Nios II嵌入式系统配置技术
寻求高性能处理能力的嵌入式设计人员在成本、性能、功耗上,不可避免的面临类似“百慕大三角”的困境,无法同时实现三者的最佳组合,而只能达到其中的两个目标。定制ASIC设计适用于那些能够负担得起时间、费用
FPGA实现多处理器解决方案