基于ARM+FPGA的食用花生油质量快速 检测仪的设计
基于FPGA单芯片四核二乘二取二的安全系统
灵活的芯片与 IP 套装能以单个 RF 端口提供 160 个 QAM 信道,满足最新 CableLabs CCAP 规范要求2011年11月18日,中国北京 — 全球可编程平台领导厂商赛灵思公司 (Xilinx, Inc. (NASDAQ:XLNX) )在 2011 年 SCTE 有
摘要:针对目前交叉路口交通控制信号灯的绿信比固定不变的问题,提出一种模糊控制的方案。根据当前相位的车流量和当前相位与下一相位车流量之差,实时控制相位绿信比,缩减车辆在交叉路口的排队长度。绿信比可在FPGA
21IC讯 赛灵思公司 (Xilinx)今天宣布,赛灵思联盟计划 (Xilinx Alliance Program)推出高等设计服务成员计划,作为其设计服务成员计划的一个重要扩展,帮助 FPGA 客户加速新产品的开发,并使其更轻松找到满足其设计
随着平板显示技术的不断更新,大型LED显示系统利用发光二极管构成的点阵模块或像素单元组成大面积显示屏,主要显示字符、图像等信息,具有低功耗、低成本、高亮度、长寿命、宽视角等优点。近年来广泛应用在证券交易所
基于FPGA的大型LED显示屏系统设计
引 言 众所周知, 视觉是人类感知世界的最重要的方式, 而现实生活中的所有物质形态都是以三维空间而客观存在。三维显示能真正地再现客观世界的立体空间, 提供更符合人们观察习惯的交流方式, 有助于人们在综合
深亚微米时代,传统材料、结构乃至工艺都在趋于极限状态,摩尔定律也已有些捉襟见肘。而步入深亚纳米时代,晶体管的尺寸就将接近单个原子,无法再往下缩减。传统ASIC和ASSP设计不可避免地遭遇了诸如设计流程复杂、生
21ic讯 Altera公司发布FPGA和SoC FPGA的开放计算语言(OpenCL™)标准开发计划。OpenCL标准是基于C语言的开放标准,适用于并行编程。Altera的OpenCL计划结合了FPGA的并行能力以及OpenCL标准,实现强大的系统加速功
摘要:为了使基于FPGA设计的信号处理系统具有更高运行速度和具有更优化的电路版图布局布线,提出了一种适用于FPGA结构的改进型WALLACE TREE架构乘法器。首先讨论了基于标准单元3:2压缩器的改进型6:4压缩器,根据FP
摘要:针对目前多数的FPGA都支持浮点IP核,却较少关注数据源获取的问题,提出了一种数据格式转换方法。使用VHDL语言,采用流水线处理方式将ASCII码所表示的一定范围内的实数转换为单精度浮点数。经过ModelSim功能仿真
21ic讯 赛灵思公司(Xilinx, Inc.)日前宣布,全球电信设备和网络解决方案上市提供商—中兴通讯,在其基于分组的多业务承载平台中,采用赛灵思的高性能Virtex®-6 FPGA,实现了100G以太网业务的部署。中兴通
引 言 众所周知, 视觉是人类感知世界的最重要的方式, 而现实生活中的所有物质形态都是以三维空间而客观存在。三维显示能真正地再现客观世界的立体空间, 提供更符合人们观察习惯的交流方式, 有助于人们在综合
摘要:现有的遥测接收机为PCI接口,需安装在工控机上使用,为实现设备小型化、便携化,设计实现了小型网络接口遥测解调模块,可配合带有网口的计算机使用。采用FPGA进行遥测数据的帧同步与IRIG—B时码解调,将接
传统的大型LED显示屏系统以单片机MCU、ARM 或PLD为核心控制芯片,以FPGA为核心的led显示屏控制系统设计实现起来比较复杂,并且需要以高性能的FPGA芯片作为基础,而以微处理器为核心的LED显示屏控制系统不够灵活,在改
摘要:基于卷积码的编译码原理,使用VHDL语言和FPGA芯片设计并实现了(2,1,3)卷积码编译码器。其中译码器设计采用“截尾”的Vite-rbi译码算法,在支路量度计算、路径量度和译码路径的更新与存储以及判决与
摘要:介绍一种基于FPGA(Field Programmable Gate Array)现场可编程门阵列的可键盘控制的计数,显示电路的实现方法。应用VHDL语言(高速集成电路硬件描述语言)完成了3x4矩阵开关的扫描电路,可预置数的BCD码计数电路及
晶圆代工厂台积电昨(10)日公布10月合并营收达376.1亿元,为今年次高,较9月份增加12.6%。法人分析,台积电10月营收优于市场预期,主要受惠部份客户回补库存急单效应,以及28纳米开始量产并挹注营收。 台积电1
在众多当代应用中,嵌入式系统必须满足极其苛刻的时序要求。其中之一就是启动时间——即上电后电子系统进入可操作状态所需要的时间。PCI Express®产品或汽车应用中基于CAN的电子控制单元(ECU)就是具