根据图1,并假定相位控制字为0,这时DDS的核心部分相位累加器的FPGA的设计可分为如下几个模块:相位累加器SUM99、相位寄存器REG1、正弦查找表ROM和输出数据寄存器REG2,其内部组成框图如图 2所示。图中,输入信号有时
欢迎转载,信息来源维库电子市场网(www.dzsc.com)来源:ks990次
在基于EDA技术的数字电路系统设计中,分频电路应用得十分广泛,常常使用分频电路来得到数字系统中各种不同频率的控制信号。所谓分频电路,就是将一个给定的频率较高的数字输入信号,经过适当的处理后,产生一个或数个
欢迎转载,信息来源维库电子市场网(www.dzsc.com)来源:ks990次
欢迎转载,信息来源维库电子市场网(www.dzsc.com)来源:ks991次
欢迎转载,信息来源维库电子市场网(www.dzsc.com)来源:ks990次
多路选择器可以从多组数据来源中选取一组送入目的地。它的应用范围相当广泛,从组合逻辑的执行到数据路径的选择,经常可以看到它的踪影。另外在时钟、计数定时器等的输出显示电路中经常利用多路选择器制作扫描电路来
系统的有关仿真如图3~5所示,清读者自己对仿真结果进行分析。从仿萁结果可以看出,对应模块的设计是正确的。 图3 相位累加器SUM99的仿真结果 图4 正弦查找表ROM仿真结果 图5 整个系统DDS的仿真结果 欢迎转载
编码器可将2N个分离的信息代码以N个二进制码来表示。编码器常常应用于影音压缩或通信方面,以达到精简传输量的目的。可以将编码器看成压缩电路,译码器看成解压缩电路。传送数据前先用编码器压缩数据后再传送出去,在
寄存(锁存)器是一种重要的数字电路部件,常用来暂时存放指令、参与运算的数据或运算结果等。它是数字测量和数字控制中常用的部件,是计算机的主要部件之一。寄存器的主要组成部分是具有记忆功能的双稳态触发器。一
移位寄存器除了具有存储代码的功能以外,还具有移位功能。所谓移位功能,是指寄存器里存储的代码能在移位脉冲的作用下依次左移或右移。因此,移位寄存器不但可以用来寄存代码,还可用来实现数据的串并转换、数值的运
图像处理经常用于在连续图像中跟踪移动物体。它从传感器接收图像的连续流,根据输入图像的数据选择跟踪物体。初始图像不断被加强,然后进行分割,以定位物体或找出感兴趣的区域。定位物体或区域后,检查出可以最终划
由前面所述可知,Sobel的滤波函数为 H=(Q0+2Q3+Q6)-(Q2+2Q5+Q8);V=(Q0+2Q1+Q2)—(Q6+2Q7+Q8) DR=(Q1+2Q0+Q3)-(Q5+2QS+Q7);DL=(Q1+2Q2+Q5)—(Q3+2Q6+Q7) Magnitude=Max(H,V,
半导体存储器的种类很多,从功能上可以分为只读存储器(READ_ONLY MEMORY,简称ROM)和随机存储器(RANDOM ACCESS MEMORY,简称RAM)两大类。 只读存储器在正常工作时只能读取数据,不能快速地修改或重新写入数,适用
SRAM和ROM的主要区别在于RAM描述上有读和写两种操作,而且在读写上对时间有较严格的要求。 【例】 用VHDL设计一个8×8位的双口SRAM的VHDL程序,并使用MAX+p1us Ⅱ进行仿真。 仿真结果如图所示。 如图 读写存储器D