频率合成是以一个或几个频率为基础,进行加、减、乘、除四则算术运算,合成出新的频率的一门技术。
介绍了EDA技术软件OrCAD/Pspice 9的功能及特点,并通过具体实例详细讲解了该软件在电子电路设计与分析中的应用,为电子电路设计提供了一种新的平台。
本文讲述了对某CCD相机的图像数据输出接口和图像数据源的模拟过程。主要在CPLD器件上实现,通过应用基于Channel link技术(LVDS串行/解串技术)的Camlink标准接口传输方案
本文研究的就是基于CPLD的PDH通信二次群复接器。
本文简述了判决反馈均衡器的基本原理和实现方式,为满足实现均衡器的可配置需要,专门针对判决反馈均衡器的复杂结构,提出一种采用自下而上的模块化设计方法,对系统的各个模块设计都进行了详尽的分析,并讨论了需要注意的要点。
本文介绍了一种基于FPGA技术的IDE硬盘接口的设计。该卡提供两个符合ATA-6规范的接口,采用FPGA实现了两套IDE接口功能,设计支持PIO和Ultra DMA传输模式,文章侧重于介绍用FPGA实现IDE接口协议的具体方法。
可编程逻辑器件CPLD体积小功能强大, Verilog HDL语言简练,设计思想、电路结构和逻辑关系清晰,本文着重介绍使用Verilog设计CPLD实现双屏显示液晶控制器的功能。
在用FPGA或专用集成电路实现数字信号处理算法时,计算速度和芯片面积是两个相互制约的主要问题。
基于FPGA和电子设计自动化技术,采用模块化设计的方法和VHDL语言,设计一个基于FPGA的RISC微处理器。
本文介绍了一种基于FPGA的采样速度60Mbit/s的双通道简易数字示波器设计,能够实现量程和采样频率的自动调整、数据缓存、显示以及与计算机之间的数据传输。
本文中,采用在系统可编程逻辑器件EPM7128作为核心来实现对LED点阵显示的控制,不但简化了外围电路、而且易于修改、扩展和维护。
本文提出了一种基于PI 控制算法的三阶全数字锁相环,采用EDA 技术进行系统设计,并用可编程逻辑器件予以实现。
您是否曾想在您的 FPGA 设计中使用先进的视频压缩技术,却发现实现起来太过复杂?现在您无需成为一名视频专家就能在您的系统中使用视频压缩。赛灵思新推出的 MPEG-4 编码器/解码器核可以帮助您满足视频压缩需求。
本文介绍应用美国ALTERA公司的MAX+PLUSⅡ平台,使用VHDL硬件描述语言实现的十六路彩灯控制系统。
本文详细介绍了影响PLC运行的干扰类型及来源,并提出抗干扰设计的实施策略。