本文基于Nios软核技术,设计完成了CT机扫描系统控制器,包括以一片FPGA为核心的SOPC系统硬件和基于嵌入式实时操作系统Nucleus的应用软件。
本文通过对一个典型顺序控制电路梯形图的VHDL程序设计与时序仿真,表明梯形图-VHDL设计方法是正确可行的。
本文以Xilinx公司的CoolRunner系列CPLD芯片为例,实现对水下爆炸时冲击波信号数据的记录。
本文简要介绍了在FPGA中实现全数字锁相环(DPLL)的原理与方法,以解决在同步串行数据通信时的同步时钟不稳定时的快速恢复问题; 并重点介绍了采用可控模数分频器实现的数字锁相环中宽频带捕获的方法与实现过程。
本文采用LatticeXP系列FPGA结合IP解决DDR RAM的读写控制。并且在硬件上面进行了实际测试。
本系统采用Verilog HDL语言。利用一种快速的中值滤波改进算法对电路进行设计,并以Altera公司生产的Stratix II EP2S60F67214型FPGA芯片为硬件平台。
本文介绍了基于SOPC、嵌入生物特征的个人证件识读器设计。本设计采用Altera公司的FPGA软核处理器以及通用IP核实现系统的集成化,并且用C2H工具对软件算法的瓶颈进行硬件加速处理,系统性能得到了明显提高。
本文阐述的多种汽车参考设计说明了这种概念是如何工作的。根据市场需求,采用单个工作参考平台来实现多种图形控制器模块衍生。
本文将描述 Xilinx 提供的一种创新解决方案,它可以简化 RTOS BSP 的创建和管理。我们选择了 WindRiver VxWorks 流程来阐明这一概念,但其蕴含的技术是通用的,同样适用于支持 Xilinx® 处理器的所有其他操作系统解决方案。
在本文中,我将向你解释怎样能在追求更高系统级性能的过程中受益于Xilinx® 的Virtex™-5 FPGA构建模块,特别是新的ExpressFabric™技术。
本文介绍了目前国外各大芯片设计公司所采用的最新的验证技术——基于e语言的自动验证系统。
本文采用了具有较高传输速率的增强型并行口协议(EPP)和FPGA,实现对OV7620CMOS图像传感器进行高速数据采集,它最高速率可以达到2Mb/s。
本文介绍了用FPGA实现的FIR算法,并对这种算法应用于汽车动态称重仪表中的结果做了分析。实践证明此算法用于动态称重具有良好的效果。
使用PSOC片上系统芯片CY8C2714,结合电容式感应原理,可设计一种基于PSoC微处理器芯片的电式感应按键,实现按键的非接触式可靠设计。
采用了一种基于DSPBuilder的FPGA设计方法,使FIR滤波器设计较为简单易行,并能满足设计要求。