整周模糊度的快速求解算法
1 前言我国是世界制造中心,但我国企业产品设计创新能力普遍不足。PLM(产品全生命周期管理)在产品的设计管理中起着越来越重要的作用,基于PLM的方式对新产品进行设计管理,已经成为很多企业取得成功的关键。笔者对于
节能减排的议题在国际舞台中不断地受到重视,其目的就是为了防止环境污染继续恶化、改善气候剧烈变动,以及在地球有限资源情况下订定条款并相互约束。在普通消费者看来,节能减排无非就是随手关闭电源,或搭乘公共交通系统,以便减少资源的浪费及实现资源回收再利用等目的。但是除了这些随手可以实现的动作之外,另一个根本问题就是如何提高能源使用效率。
节能减排的议题在国际舞台中不断地受到重视,其目的就是为了防止环境污染继续恶化、改善气候剧烈变动,以及在地球有限资源情况下订定条款并相互约束。在普通消费者看来,节能减排无非就是随手关闭电源,或搭乘公共交通系统,以便减少资源的浪费及实现资源回收再利用等目的。但是除了这些随手可以实现的动作之外,另一个根本问题就是如何提高能源使用效率。
摘要:一般的空时编码解码时接收端需要信道状态信息(CSI),因而必须获得精确的信道估计;而差分空时编码(DSTC)接收端解码时不需要CSI,因而不需要信道估计。在信道衰落快或信息传输速率高的情况下,实时而精确的信道
频谱分析仪(Spectrum Analyzer)主要用于显示频域输入信号的频谱特性,因此对于信号分析而言是不可缺少的量测仪器。频谱分析仪是透过频域对信号进行分析、研究,并同时 应用于更多不同领域,例如无线讯号收发器、信号
在实际测试中总是得面临测试工具的成本,测试开发时间,测试机台的时间,测试向量的调试时间,以及测试覆盖率之间的考量与抉择。宏测试是可以有效地对那些与日俱增的小型嵌入式模块进行静态与实速故障测试的工具。它甚至可以应用到较大的存储器,透过芯片的功能逻辑,自动执行全速测试。
为解决风力发电系统中随着风速的变化,桨距角也随之发生不确定变化的问题,运用支持向量回归机算法对桨距角预测和仿真检验,并可将预测误差达到最小。该方法主要包括支持向量机中的回归分析技术,针对有限样本情况得到现有信息下的最优解。应用结果表明,此算法精度高,泛化能力强,可提高整个变桨距系统的控制精度和效率。
为解决风力发电系统中随着风速的变化,桨距角也随之发生不确定变化的问题,运用支持向量回归机算法对桨距角预测和仿真检验,并可将预测误差达到最小。该方法主要包括支持向量机中的回归分析技术,针对有限样本情况得到现有信息下的最优解。应用结果表明,此算法精度高,泛化能力强,可提高整个变桨距系统的控制精度和效率。
京东方斥资上百亿筹建的合肥第六代液晶生产线,日前正式交付了首批下线的液晶面板,联想公司成为其首批用户,已经贴有联想品牌标识的液晶显示器成品今天也首次亮相,这意味着京东方六代线从此正式迈向量产阶段。 京
MAXQ1103破坏性复位诊断程序
摘要:本文实现了ffmpeg解码器到龙芯3B平台的移植,并针对龙芯3B所支持的向量扩展指令,对ffmpeg解码器进行了向量化。实验结果表明:实现向量化的ffmpeg解码器,其性能比使用GCC向量化编译得到的ffmpeg解码器具有更好
摘要:本文实现了ffmpeg解码器到龙芯3B平台的移植,并针对龙芯3B所支持的向量扩展指令,对ffmpeg解码器进行了向量化。实验结果表明:实现向量化的ffmpeg解码器,其性能比使用GCC向量化编译得到的ffmpeg解码器具有更好
分析了CORDIC(Coordinate Rotation Digital Computer,坐标旋转数字计算机)算法的基本原理,给出了基于FPGA和CORDIC算法来实现数字频率校正的具体方案,同时给出了基于FPGA和CORDIC算法实现的正余弦信号发生器的仿真结果。
硅产品知识产权(SIP)平台解决方案和数字信号处理器(DSP)内核授权厂商CEVA公司荣幸宣布推出业界首款用于4G无线基础设施应用的高性能向量DSP内核CEVA-XC323,相比来自德州仪器等现有基站侧VLIW DSP,CEVA-XC323在无线基
CEVA公司荣幸宣布推出业界首款用于4G无线基础设施应用的高性能向量DSP内核CEVA-XC323,相比来自德州仪器等现有基站侧VLIW DSP,CEVA-XC323在无线基站应用中的性能提升多达4倍,可以通过减少所需的处理器和硬件加速器
高性能向量DSP内核CEVA-XC323(CEVA)
安捷伦(Agilent)正式推出旗下Agilent 89600向量讯号分析(VSA)软件。新的Agilent 89600B软件为执行讯号与调变分析的研发工程师,提供一个了解他们复杂无线装置内部情形的方法。VSA软件几乎可呈现讯号的所有细节,有
AltiVec解决了高带宽数据处理和算法密集型计算的需求,在控制和数据路径处理任务中提供DSP级性能。嵌入式微处理器基准协会(EEMBC)执行的基准已经证明,采用AltiVec技术能够增强数十倍的性能。 采用AltiVec技术的
针对低密度奇偶校验码(简称LDPC码)的直接编码运算量较大、复杂度高,根据RicIlarclson和Urbanke(RU)建议的编码方案,介绍一种适于在FPGA上实现,利用有效校验矩阵来降低编码复杂度的LDPC编码方案,给出了编码器设计实现的原理和编码器的结构和基本组成。在QuartusⅡ7.2软件平台上采用基于FPGA的VHDL语言实现了有效的编码过程。结果表明:此方案在保证高效可靠传输的同时降低了实现的复杂度。这种编码方案可灵活应用于不同的校验矩阵H,码长和码率的系统中。