研究了雷达多目标模拟系统中数字射频存储(DRFM)单元的设计与实现,根据模拟系统的设计要求, 提出一种基于高性能 FPGA数字射频存储单元设计方法;着重阐述了数字射频存储单元的设计思路, 给出了系统的设计方案, 并对系统中雷达模拟目标的各功能模块进行了分析,实验结果表明,所设计的DRFM满足设计系统要求。
赛灵思Zynq-7000 可扩展处理平台(EPP)将双 ARM Cortex-A9 MPCore 处理器系统与可编程逻辑和硬 IP 外设紧密集成在一起,提供了灵活性、可配置性和性能的完美组合。围绕其刚刚推出的可扩展处理平台(EPP), 赛灵思
根据Gartner的调查报告,智能手机2010年的销量比上一年增长了72.1%,占2010年第4季度所有手机出货量的22%以上。伴随市场迅猛增长的是对市场份额的激烈竞争。手机供应商不断地向手机中添加各种功能,其速度已超出半导
人为地对雷达进行测试时,有时只对雷达的某个和某些参数感兴趣,希望在回波中表征感兴趣的参数强一些,这时就应该在回波中去掉杂波和噪声的影响,而这在实际的外场试飞过程中是不可能实现的,这也是雷达信号模拟器对
基于FPGA嵌入式系统的雷达目标模拟器的设计
通信领域是Altera最大的应用市场之一。目前最新一代FPGA产品在包括固网和无线在内的通信基础设施领域呈现显著的增长,并且这样的高速增长还将持续3年~5年,因为全球有很多运营商将部署更新一代设备。中国和印度今年
引言 目前,市场上的中小规模LED显示系统,一般采用传统的单片机作为主控芯片。对LED大屏幕显示屏来说,由于数据传输量大,要求扫描速度快,而单片机内部的资源较少、运行速度较慢,难于满足系统要求。以FPGA
引言 目前,市场上的中小规模LED显示系统,一般采用传统的单片机作为主控芯片。对LED大屏幕显示屏来说,由于数据传输量大,要求扫描速度快,而单片机内部的资源较少、运行速度较慢,难于满足系统要求。以FPGA
研究了雷达多目标模拟系统中数字射频存储(DRFM)单元的设计与实现,根据模拟系统的设计要求, 提出一种基于高性能 FPGA数字射频存储单元设计方法;着重阐述了数字射频存储单元的设计思路, 给出了系统的设计方案, 并对系统中雷达模拟目标的各功能模块进行了分析,实验结果表明,所设计的DRFM满足设计系统要求。
研究了雷达多目标模拟系统中数字射频存储(DRFM)单元的设计与实现,根据模拟系统的设计要求, 提出一种基于高性能 FPGA数字射频存储单元设计方法;着重阐述了数字射频存储单元的设计思路, 给出了系统的设计方案, 并对系统中雷达模拟目标的各功能模块进行了分析,实验结果表明,所设计的DRFM满足设计系统要求。
FPGA与单片机实现低频数字式相位测量仪
光电混合模式识别以其高速并行处理和无串扰的优点成为实现模式识别实用化和实时化的重要途径,其在目标识别、指纹识别、光纤检测、工业零件识别、汽车牌照识别等领域得到了广泛的研究和应用[1.2],并取得了很好的识别
基于TMS320C6416与FPGA的实时光电图像识别系统
Zynq-7000 EPP 为创新开启新时代
Zynq-7000 EPP 为创新开启新时代
摘要:为了降低超声波流量检测过程中噪声对检测精度的影响,采用FPGA器件构建了FIR滤波器,并提出一种新颖的查表法替代滤波器中的乘法运算。试验结果表明,该滤波器设计方法显著降低了FPGA的片内硬件开销,提高了滤波
摘要:在现代数字通信系统中,为了扩大信道的传输容量提高信号传输效率,常采用数字复接的技术。在分析了PCM30/32路系统基群信号帧结构的基础上,以EDA综合仿真设计软件QuartusⅡ8.0为开发平台,利用Verilog HDL硬
摘要:为了降低超声波流量检测过程中噪声对检测精度的影响,采用FPGA器件构建了FIR滤波器,并提出一种新颖的查表法替代滤波器中的乘法运算。试验结果表明,该滤波器设计方法显著降低了FPGA的片内硬件开销,提高了滤波
基于对FPGA系统失效机理的深入分析, 提出了软件测试技术在FPGA测试中的应用, 并分析了其可行性; 通过对比FPGA与软件系统的异同, 归纳出FPGA特有的测试要求,从而在软件测试技术的基础上针对FPGA的特点进行改进, 形成了一套实用的FPGA测试方法。
摘要:在工业控制中如何提高一对多的串口通讯可靠性和系统的集成性成为研究热点。本文利用嵌入式技术,提出基于CPLD/FPGA的多串口扩展设计方案。实现并行口到多个全双工异步通讯口之间的转换,并根据嵌入式系统实时