随着数字技术的飞速发展,各种数字显示屏也随即涌现出来有LED、LCD、DLP等,各种数字大屏幕的控制系统多种多样,有用ARM+FPGA脱机控制系统,也有用PC+DVI接口解码芯片+FPGA芯片联机控制系统,在这里我们讲述一种不仅
摘要:本文针对由FPGA FPGA 现场可编程逻辑门阵列(FPGA, Field Programmable Gate Array),是一个含有可编辑元件的半导体设备,可供使用者现场程式化的逻辑门阵列元件。FPGA是在PAL、GAL、CPLD等可编辑器件的
基于赛灵思FPGA的硬件加速技术打造高速系统
摘要:在雷达信号处理分系统调试时,经常用到模目信号。为了获得实时多波束雷达模目信号,提出一种基于FPGA和DSP的产生方法,利用FPGA产生时序及控制,DSP实时计算出所需要的回波,这样即使在没有阵面数据的情况下,
基于FPGA和DSP的雷达模目信号设计
对于每个人而言,平安是幸福生活最基本的要素之一,而如何保障平安生活,无疑需要时刻有一双慧眼的保护。无论是生活安全的监控、突发事件的预警、交通违章情况和流量监控还是重点场所的安全保障,甚至山林火险监控
专注于消费类产品的FPGA初创公司SiliconBlue日前宣布,已结束第四轮1800万美元的融资,至此,该公司累计共募集了7340万美元。 SiliconBlue公司表示,资金将主要用于下一代40nm,超低功耗标准CMOS工艺的移动FPGA
Altera、MIPS科技以及System Level Solutions (SLS) 日前推出了MIPS-BasedTM、FPGA优化软核处理器,适用于Altera FPGA以及ASIC器件。MP32处理器是MIPS兼容应用类处理器,继承了业界规模最大的软件开发工具以及操作系
众所周知,可编程逻辑器件竞争日趋激烈,之前记者也报道过莱迪思半导体(Lattice)是如何发展自身低功耗、低成本的特色,走不寻常之路的。这种策略不仅帮助Lattice在中低端市场站稳脚,而且也让其有更多的资金和技术
引言 人们生活中的家用电器种类日益增多,遥控器的种类也随之增加,不同种类的遥控器之间一般不能相互替代,这给人们的生活带来诸多不便。 各类遥控器功能大致相同,大多都有数字键、启动停止键、前进键、快
摘要:文中分析了红外线遥控器系统的数据编码和传输机制,并用VerilogHDL语言设计了基于FPGA的红外接收模块硬件电路,在VCS和VirSim仿真工具中进行了仿真测试;用XilinxISE 10.1软件进行了综合、适配和FPGA器件下栽
在竞争激烈的FPGA市场,不同的公司应对竞争的策略各有不同,有的公司靠延长产品线取胜,有的公司专注于高端领域,而莱迪思(Lattice)却持续耕耘在中低端FPGA市场,并在竞争中占有一席之地。日前,该公司总裁兼首席执行
摘要:电荷耦合器件(CCD)作为一种新型的光电器件,被广泛地应用于非接触测量。而CCD驱动设计是CCD应用的关键问题之一。为了克服早期CCD驱动电路体积大,设计周期长,调试困难等缺点,以线阵CCD图像传感器TCD1251UD为
摘要:为了解决高速数据采集以及数据传输问题,设计了基于USB通信的FPGA高速数据采集系统。方案以FPGA为控制核心,实现A/D控制、数据缓存双口RAM和控制CY7C68013A三个功能。系统采用Verilog HDL语言,通过ISE软件编
全球可编程平台领导厂商赛灵思公司 日前宣布,SiliconGear 在其最新一代高清 (HD) 视频安全和视频显示平台中采用了赛灵思 Spartan-6 现场可编程门阵列 (FPGA)。SiliconGear 是一家专为低成本高性能 HD 串行数字接口
摘要:在此基于DDS技术进行任意波形发生器的研制。以单片机为控制核心,采用FPGA芯片EP1C3T144C8,通过使用相位累加器和波形ROM等模块实现DDS功能,可产生正弦波、方波、三角渡与锯齿波等常规波形,而且能够产生任意
Altera、MIPS等联合发布MIPS-Based的FPGA软核处理器
21ic讯 赛灵思公司 (Xilinx, Inc.)日前宣布,SiliconGear 在其最新一代高清 (HD) 视频安全和视频显示平台中采用了赛灵思 Spartan®-6 现场可编程门阵列 (FPGA)。SiliconGear 是一家专为低成本高性能 HD 串行数字
摘要:为实现线性调频信号的数字脉冲压缩,设计一个FPGA硬件平台,并着重提出一种基于FPGA IP核的脉冲压缩设计方法。针对脉冲压缩进行了理论分析和Matlab仿真,设计完成后对系统软、硬件进行了全面测试,并根据实测数
摘要:针对分辨率为1 024×768的LCoS屏编写了Verilog HDL驱动代码,在quartusⅡ9.1平台上综合编译,并在Altera的FPGA芯片EP3C5E14 4C8上进行了功能验证和实际输出信号测量。采用异步FIFO结构解决了跨异步时钟域