在音箱评测尤其是2.0中高端音箱评测中,大家一定会谈到分频器。对于音箱来说,分频器是非常重要的。但往往大家容易在对分频器的描述上出现错误,什么是分频器的“阶”,什么是分频器的“路”,下
基于VHDL和FPGA的多种分频的实现方法
Esquire是小型两路扬声器,采用单元为Vifa的 P13WH-00-08中低音单元和Vifa的 D27TG-45-06软球顶高音单元。外型见图1。 制作这扬声器的是想通过有限的投资获得高质量的回报,而且作者也不需要低于80HZ的低频,
摘 要:介绍了准两点注入式调频技术,以及相关电路设计和实验结果。理论分析和实践表明,准两点注入式锁相调频源具有平坦的宽带调制特性,能满足高码速率测控通信发射设备的实际要求。关键词: 测控通信 锁相 调频源
620)this.width=620;" />
620)this.width=620;" />
620)this.width=620;" />
ADI最近推出新款 射频预分频电路,可用于各种应用,包括点到点无线电、VSAT(甚小口径终端)和微波通信系统。预分频器电路的作用是产生一个频率为输入信号频率小数分频的输出信号。ADF500x 射频预分频器采用业界领先
Maxim推出用于以太网设备的高性能、四路输出时钟发生器MAX3679A。器件采用低噪声VCO和PLL架构,能够从低频晶体或参考时钟输入产生高频、超低抖动(0.36psRMS,典型值)时钟信号。传统的解决方案需要一个昂贵的晶体振荡
摘要:基于目前流行的TSPC高速电路,利用TSMC90nm 1.P9M 1.2V CMOS工艺设计了高速、低压、低功耗32/33双模前置分频器,其适用于WLAN IEEE802.1la通信标准。运用Mentor Graphics Eldo对该电路进行仿真,仿真结果显
摘要:基于目前流行的TSPC高速电路,利用TSMC90nm 1.P9M 1.2V CMOS工艺设计了高速、低压、低功耗32/33双模前置分频器,其适用于WLAN IEEE802.1la通信标准。运用Mentor Graphics Eldo对该电路进行仿真,仿真结果显
0 引言分频器是FPGA设计中使用频率非常高的基本单元之一。尽管目前在大部分设计中还广泛使用集成锁相环(如altera的PLL,Xilinx的DLL)来进行时钟的分频、倍频以及相移设计,但是,对于时钟要求不太严格的设计,通过自
0 引 言 在无线通信领域,本振信号性能的优劣是影响混频器输出频谱纯度的主要因素。频率合成技术是指由一个稳定、准确的标准参考频率,经过一系列的处理过程,产生大量离散的具有同一稳定度和准确度的信号频率
Maxim近日推出高性能、三路输出时钟发生器MAX3625B,适用于以太网和光纤通道网络设备。器件采用低噪声VCO和PLL架构,能够从低频晶体或参考时钟输入产生高频、超低抖动(0.36psRMS)时钟信号。器件具有-57dBc的PSNR,大
1 引言 随着通信技术的迅猛发展,人们对通信系统中单元电路的研究也越来越多。而分频器广泛应用于光纤通信和射频通信系统中,因此,高速分频器的研究也日益受到关注。分频器按实现方式可分为模拟和数字两种。模
引言 分频器在CPLD/FPGA设计中使用频率比较高,尽管目前大部分设计中采用芯片厂家集成的锁相环资源 ,但是对于要求奇数倍分频(如3、5等)、小数倍(如2.5、3.5等)分频、占空比50%的应用场合却往往不能满足要求。
VSAT是一种小卫星通信系统,可为边远地区的家庭和商业用户提供可靠的、具有成本效应的宽带数据和其它业务。VSAT采用一种小型天线来发送和接收卫星信号,可为所有处于卫星覆盖区域内的用户提供高带宽连接,无论用
0 引言 在数字系统设计中,根据不同的设计需要,经常会遇到偶数分频、奇数分频、半整数分频等,有的还要求等占空比。在基于cpld(复杂可编程逻辑器件)的数字系统设计中,很容易实现由计数器或其级联构成各种形式的偶
摘要:结合美国ADI公司推出低功耗宽带集成锁相环芯片ADF4110的性能特点以及锁相环频率合成器的原理,给出了用ADF4110锁相环芯片设计频率自动跟踪系统的硬件电路,并给出了频域和时域的测试结果,表明电路可以进行精确