为实现目标识别与跟踪的应用目的,在基于TMS320DM642的FIFO基础上扩展存储空间,提出一种基于FPGA实现SDRAM控制器的方法。分析所用SDRAM的特点和工作原理,介绍FPGA中SDRAM控制器的组成和工作流程,给出应用中读SDRAM的时序图。FPGA采用模块化设计,增强SDRAM控制器的通用性,更方便地满足实际需求。
为实现目标识别与跟踪的应用目的,在基于TMS320DM642的FIFO基础上扩展存储空间,提出一种基于FPGA实现SDRAM控制器的方法。分析所用SDRAM的特点和工作原理,介绍FPGA中SDRAM控制器的组成和工作流程,给出应用中读SDRAM的时序图。FPGA采用模块化设计,增强SDRAM控制器的通用性,更方便地满足实际需求。
1 引言自动测试系统ATS(Automatic Test System)集成测试所需的全部激励与测量设备,计算机高效完成各种模式的激励及响应信号的采集、存储与分析,对被测单元进行自动状态监测、性能测试和故障诊断。总线是ATS的重要组
1 引言 现代遥测系统中为了尽可能少地占用传输时间和存储空间,在有限的信道容量内传输更多的有用信息,采用数据压缩技术,有助于降低功率和带宽要求,改善通信效率。这里提出一种基于DSP与CPLD的多通道同步数据
1 引言 现代遥测系统中为了尽可能少地占用传输时间和存储空间,在有限的信道容量内传输更多的有用信息,采用数据压缩技术,有助于降低功率和带宽要求,改善通信效率。这里提出一种基于DSP与CPLD的多通道同步数据
摘要:基于射频收发器CC1101,单片机(MCU)MSP430F149和DSP TMS320VC5509A,设计了一种无中心数字对讲机。详细介绍了系统的设计方案及各个模块的器件选型和电路设计,MCU部分的软件设计以及CC1101的编程要点。 关键词
摘要:基于射频收发器CC1101,单片机(MCU)MSP430F149和DSP TMS320VC5509A,设计了一种无中心数字对讲机。详细介绍了系统的设计方案及各个模块的器件选型和电路设计,MCU部分的软件设计以及CC1101的编程要点。 关键词
摘要:基于射频收发器CC1101,单片机(MCU)MSP430F149和DSP TMS320VC5509A,设计了一种无中心数字对讲机。详细介绍了系统的设计方案及各个模块的器件选型和电路设计,MCU部分的软件设计以及CC1101的编程要点。 关键词
基于I2C总线的键盘驱动的设计与实现
摘 要:首先介绍了多路数据采集系统的总体设计、FIFO芯片IDT7202。然后分别分析了FIFO与CPLD、AD接口的设计方法。由16位模数转换芯片AD976完成模拟量至位数字量的转换,由ATERA公司的可编程逻辑器件EPM7256A完成对数
摘 要:首先介绍了多路数据采集系统的总体设计、FIFO芯片IDT7202。然后分别分析了FIFO与CPLD、AD接口的设计方法。由16位模数转换芯片AD976完成模拟量至位数字量的转换,由ATERA公司的可编程逻辑器件EPM7256A完成对数
通过减少寄存器间的逻辑延时来提高工作频率,或通过流水线设计来优化数据处理时的数据通路来满足高速环境下FPGA或CPLD中的状态机设计要求。本文给出了采用这些技术的高速环境状态机设计的规范及分析方法和优化方
近年来,随着SpaceWire总线技术在航天航空领域的不断应用,SpaceWire路由器在理论和技术应用方面也得到了飞速发展。国外,欧洲航天局(ESA)已经将速度为200 Mb/s抗辐射的SpaceWire路由器应用到ESA的航天任务中。国内