数字信号处理器的发展也是日新月异,不仅行指令速度越来越快,而且其功耗也越来越低。许多仪器或检测设备都不约而同地将DSP 应用到那些数据量庞大而且需实时传送数据的系统中。核信号数据采集系统也不例外,利用 D
数字信号处理器的发展也是日新月异,不仅行指令速度越来越快,而且其功耗也越来越低。许多仪器或检测设备都不约而同地将DSP 应用到那些数据量庞大而且需实时传送数据的系统中。核信号数据采集系统也不例外,利用 D
浅谈增强并行口EPP的便携式数据采集系统应用
基于PC104的数据采集系统的设计
本文给出了采用这些技术的高速环境状态机设计的规范及分析方法和优化方法,并给出了相应的示例。为了使FPGA或CPLD中的状态机设计满足高速环境要求,设计工程师需要认识到以下几点:寄存器资源和逻辑资源已经不是问题
1.引言SPI-4.2(System Packet Interface)是 OIF(Optical Internetworking Forum)定义的局部高速总线标准,用于 PHY层芯片到链路层芯片的 10Gbps信号传输。主要应用有 OC-192 ATM、Packet over SONET/SDH(POS)
摘要:本文设计了一种基于USB2.0芯片CY7C68013和Maxim公司的高速并行模数转换芯片MAX1195的高速双路数据采集系统,采用EZ-USB FX2 的特有的GPIF(General Programmable Interface)传输方式,彻底打破了8051CPU对USB2
本文设计了一种基于USB2.0芯片CY7C68013和Maxim公司的高速并行模数转换芯片MAX1195的高速双路数据采集系统,采用EZ-USB FX2 的特有的GPIF(General Programmable Interface)传输方式,彻底打破了8051CPU对USB2.0传输速率的瓶颈,同时避免了使用其他微处理器或者CPLD、FPGA等的硬件开支。本文详细介绍了该数据采集系统的硬件组成和软件设计,包括单片机CY7C68013的固件设计和计算机主机用户程序。通过与高精度激光纵模分析仪的连接调试,证明该系统已经达到了既定目标。
一、引言 JPEG算法是一种数字图像压缩编码算法,具有压缩比例高、失真小的特点,并已被确定为国际标准[1]。该标准被广泛应用于数码相机、监视系统、手机、可视电话等等诸多方面。它的应用与实现不仅限于PC机
基于DSP的JPEG图像压缩设计
为了解决基于LabVIEWFPGA模块的DMAFIFO深度设定不当带来的数据不连续问题,结合LabVIEWFPGA的编程特点和DMA FIFO的工作原理,提出了一种设定FIFO深度的方法。对FIFO不同深度的实验表明,采用该方法设定的FIFO深度能够
高密度可编程FIFO存储器在视频图像中的应用
摘要:为了缩短SoC项目开发中前端验证的时间,实现自动化的可重用性验证环境平台,采用了eRM验证方法学,通过Sequence,BFM,Moni-tor,Scoreboard,Coverage等验证组件来实现此验证平台,并给出了基于此平台的一个应
基于eRM建立自动化的验证平台
嵌入式设备在DSP中实现嵌入式设备还比较少,一般DSP都直接集成这些设备模块,用户选择不同型号的DSP芯片以满足产品应用要求。但对于一些较为特殊的嵌入式设备,DSP也可以实现该功能。本文以dMAX和EMIF接口的数据传输
嵌入式 FIFO 数据传输系统设计
处理器和芯片组的最近发展推动了与它们接口的外设的性能升级。最流行和最普遍的外设是UART。如今的发展趋势展示,独立UART已经发展成为高性能解决方案的一部分,将它们用在系统可以显著降低CPU和相关芯片组的负荷。最新的独立UART为设计工程师提供了高速、低功耗接口,以有效地支持了蓝牙EDR等连接方案。
21ic讯 赛普拉斯半导体公司日前宣布推出一款容量高达 72 Mbit 的先进先出 (FIFO) 存储器。该款全新的高容量 (HD) FIFO 是视频及成像应用的理想选择,可满足高效缓冲所需的高容量和高频率要求。与大型 PFGA 结合使用时
摘要:为实现尺寸较大、内部结构较为复杂的星栽电子设备的多余物自动检测,设计了以EZ-USB FX2和CPLD芯片为核心器件的数据采集卡,实现了四通道的同步数据采集和传输。此系统包括数据采集、数据缓存以及数据控制和传
摘 要:本文重点介绍基于DSP和FPGA、采用中频数字化方法,以及QPSK扩频调制技术来实现图像的无线传输。对扩频通信系统的同步问题提出了一种实现方法,并给出了部分实验结果。 关键词:图像传输;扩频通信;同步;FP