近日,四川和芯微电子股份有限公司(IPGoal)正式宣布推出通过USB IF(USB Implementers Forum)兼容性测试的USB3.0完整IP解决方案,为目前大陆地区第一家通过该项测试的USB3.0物理层IP产品。作为一家专注于高速高精
近日,国内规模最大的数模混合IP核提供商四川和芯微电子股份有限公司(IPGoal)正式宣布推出通过USB IF(USB Implementers Forum)兼容性测试的USB3.0完整IP解决方案,为目前大陆地区第一家通过该项测试的USB3.0物理
性能和功耗/面积通常是相互冲突的设计目标,就像 SoC 设计中的“阴”和“阳”。每一代的 SoC 都必须不断地在这两个设计目标之间纠结,而就当你觉得终于取得完美的平衡时,新的设计目标又推动着你
新款interAptiv内核帮助实现SoC设计中的“阴阳”平衡
在SoC设计中用SystemC虚拟平台预览USB的性能
Q1:如何才能知道设计的高保真音频信号没有失真? A1:在设计音频的时候,您知道它是否具有高保真性其实来自于您对这个音频的解码或者编码的测试,您会有一个高保真的音源,它可能是没有经过压缩,举一个解码的例
Q1:如何才能知道设计的高保真音频信号没有失真? A1:在设计音频的时候,您知道它是否具有高保真性其实来自于您对这个音频的解码或者编码的测试,您会有一个高保真的音源,它可能是没有经过压缩,举一个解码的例
本文讨论电子系统级(ESL)设计和验证方法学在系统级芯片(SoC)设计中的应用。ESL设计是能够让SoC设计工程师以紧密耦合方式开发、优化和验证复杂系统架构和嵌入式软件的一套方法学,它还提供下游寄存器传输级(RTL)实现的
本文讨论电子系统级(ESL)设计和验证方法学在系统级芯片(SoC)设计中的应用。ESL设计是能够让SoC设计工程师以紧密耦合方式开发、优化和验证复杂系统架构和嵌入式软件的一套方法学,它还提供下游寄存器传输级(RTL)实现的
在SoC设计中采用ESL设计和验证方法
功率优化技术 图5中,根据静态与动态功率以及这些技术所应用的设计抽象层次,对各项功率优化技术进行了分类。使用这些方法中的哪项或哪几项要取决于设计目标。将这些方法结合到设计流程中,就形成了一种集
复杂SoC设计中的功率管理 (下)
长期以来,降低功耗一直是芯片设计中的重要需求。随着更大、更快的集成电路应用于便携式产品中,这个需求变得日益重要。因此,贯穿整个设计流程的功率管理技术也在不断改进,以确保产品的各个部分均得到适当、高效的
复杂SoC设计中的功率管理 (上)
今日相容于IEEE 802.15.4且适用于ZigBee的无线射频收发器、微控制器及系统单芯片(SoC)半导体装置已相当普及。高度整合的多功能SoC解决方案是促成ZigBee无线网络得以广泛运用在众多应用中的重要因素,包括工业监控、家
由中国半导体行业协会主办的“2011中国半导体行业协会集成电路设计分会年会暨中国集成电路设计产业十年成就展”(简称2011 ICCAD),预计11月17至18日,为期两天,于西安绿地笔克国际会展中心展出。IC设计服务厂商虹晶
最大的独立半导体价值链制造者(value chain producer,VCP) eSilicon 公司,以及业界标准处理器架构与内核的领导厂商MIPS科技公司共同宣布,已采用GLOBALFOUNDRIES的先进低功率28纳米SLP制程技术,在GLOBALFOUNDRIES
变化中的SoC设计流程
基于SoC设计 国产龙芯2H流片延期数月
全球电子设计创新领先企业Cadence设计系统公司 (NASDAQ: CDNS) ,日前宣布已收购Azuro公司,该公司是引领新一代系统级芯片优化与数字实现转型的先锋企业。Azuro提供独特的时钟同步优化技术,又称为ccopt技术,它可以