采用VHDL和发接复用器的SDH系统设计及FPGA仿真
应用VHDL语言设计数字系统,大部分设计工作可在计算机上完成,从而缩短系统开发时间,提高工作效率。下面介绍基于VHDL设计交通灯控制器的一种方案,并给出源程序和仿真结果。 1 系统功能与要求 交通灯控制器控
基于VHDL的基带信号的MFSK调制
用VHDL/VerilogHD语言开发PLD/FPGA的完整流程
几种不同的FIR滤波器设计及对比
基于VHDL的串口通信程序设计
如果适配器模块是由NI公司开发的,那么不需要任何VHDL或其他硬件描述语言的经验。所有的FPGA编程均通过NI LabVIEW FPGA模块和NI-RIO驱动程序软件以图形化的方式完成。如果该适配器模块是由第三方开发的,则或许提供定
传统的测试平台实现只能按顺序设置工作参数,无法动态响应被测设备的要求。因此这种测试方法会遗漏软件和硬件之间的某些复杂时序交互。随着FPGA功能的逐渐强大,软件和FPGA之间的交互信息量也在不断增加。本文讨论的
1 引言 VHDL是一种面向设计、多层次的数字系统设计的标准化硬件描述语言,VHDL不需依赖冯·诺伊曼结构,可实现时序和真正并行设计,从而开辟一种全新的数字系统的设计途径。使用VHDL语言更便于建立层次结构
基于VHDL的DRAM控制器设计
引言信号传输一般可分为两大部分:编码与解码。其中编码要求根据所传输信号特点选择合适的编码方式。由于不同的信号在不同的环境中进行传输,受到的干扰是不同的,而选择合适的编码方法可以最大限度的避免干扰,使通
基于CPLD/FPGA的VHDL电路优化设计
本设计采用可编程芯片和VHDL语言进行软硬件设计,不但可使硬件大为简化,而且稳定性也有明显提高。由于可编程芯片的频率精度可达到50 MHz,因而计时精度很高。本设计采用逐位设定预置时间,其最长时间设定可长达99小
本设计采用可编程芯片和VHDL语言进行软硬件设计,不但可使硬件大为简化,而且稳定性也有明显提高。由于可编程芯片的频率精度可达到50 MHz,因而计时精度很高。本设计采用逐位设定预置时间,其最长时间设定可长达99小
ModelSim是工业界最优秀的语言仿真器,它提供最友好的调试环境,是作FPGA、ASIC设计的RTL级和门级电路仿真的首选。它支持PC和UNIX、LINUX平台,是单一内核支持VHDL和Verilog混合仿真的仿真器。它采用直接优化的编译技
ModelSim和QuestaSim功能简介及仿真介绍
基于VHDL的SDRAM接口设计
1.千万别搞单片机,除非是很特殊的型号,10k以上的月薪,或者创业例外。单片机的工资太低,因为技术含量少,玩的人太多。2.不要认为销售好干,赚钱快,你得有那个脑子,而且做好5年没收成的准备。3.尽量向底层靠近(例
对电工的几点忠告,千万别搞单片机
对电工的几点忠告,千万别搞单片机