O 引 言 随着电子技术的飞速发展,在实际应用中数据高速传输有着越来越高的要求,链路口为数据传送提供了高速、独立的通信机制,得到广泛应用。AD公司生产的TS201 DSP就具备这种端口。为了使不具备此接口的器件
1553B总线远程端点数据链路层协议的FPGA实现
摘要:采用基于分布式算法思想的方法来设计FIR滤波器,利用FDAt001设计系统参数,计算滤波器系数,同时为了要满足系统要求考虑系数的位数。根据FIR数字滤波器结构,对FIR数字滤波器的FPGA实现方法进行分析。 关键词
摘 要:介绍IDFT/DFT可精度在OFDM系统基带解调中的重要性,分析定点化DFT输入功率对其精度的影响,并在此基础上采用数字自动增益控制技术用于DFT前端,以解决过大输入信号动态范围所造成的DFT输出信噪比恶化的问题。
摘要:采用基于分布式算法思想的方法来设计FIR滤波器,利用FDAt001设计系统参数,计算滤波器系数,同时为了要满足系统要求考虑系数的位数。根据FIR数字滤波器结构,对FIR数字滤波器的FPGA实现方法进行分析。 关键词
介绍在FPGA器件上如何实现单通道数字下变频(DDC)系统。利用编写VHDL程序和调用部分IP核相结合的方法研究了数字下变频的FPGA实现方法,并且完成了其主要模块的仿真和调试,并进行初步系统级验证。
O 引 言 随着步进电机广泛地应用于数字控制系统中作为伺服元件,步进电机在实时性和灵活性等性能上的要求越来越高。那么如何灵活、有效地控制步进电机的运转成为研究的主要方向。这里采用现场可编程逻辑门阵列(
介绍了Laplacian边缘检测算法模型,边缘检测工作流程,分布式运算原理,阐述了用FPGA实现的一个Lapla—cian图像边缘检测器的设计,包括系统总体设计,主要模块的设计思想和系统仿真结果。该检测器采用了流水式数据输入和高速分布式卷积运算等技术,具有良好的实时处理性能,若系统工作时钟为100 MHz,则处理一幅1024×1024的图像的时间仅需0.01 s左右。
介绍在FPGA器件上如何实现单通道数字下变频(DDC)系统。利用编写VHDL程序和调用部分IP核相结合的方法研究了数字下变频的FPGA实现方法,并且完成了其主要模块的仿真和调试,并进行初步系统级验证。
O 引 言 随着步进电机广泛地应用于数字控制系统中作为伺服元件,步进电机在实时性和灵活性等性能上的要求越来越高。那么如何灵活、有效地控制步进电机的运转成为研究的主要方向。这里采用现场可编程逻辑门阵列(
介绍了Laplacian边缘检测算法模型,边缘检测工作流程,分布式运算原理,阐述了用FPGA实现的一个Lapla—cian图像边缘检测器的设计,包括系统总体设计,主要模块的设计思想和系统仿真结果。该检测器采用了流水式数据输入和高速分布式卷积运算等技术,具有良好的实时处理性能,若系统工作时钟为100 MHz,则处理一幅1024×1024的图像的时间仅需0.01 s左右。
本文详细介绍了一种新型QAM调制方法,该方法将QAM调制中的相位跳变改为连续变化。仿真实验表明,与普通的QAM调制相比,高次谐波分量大幅下降,同时误码率性能几乎不受影响,可以有效地提高频谱利用率。以FPGA器件为核心设计的连续相位QAM调制器,将绝大部分功能模块由大规模FPGA内部资源来实现,调制器中采用了双通道设计,成功实现了过渡区相位与主要区间相位的交替产生。
分析了与标准805l MCU兼容的MC805l IP核结构原理与设计层次,详细论述了MC8051 IP核的FPGA实现与应用方法。通过试验验证,其性能比标准8051 MCU高,方便与系统其他模块的集成。在各种嵌入式系统和片上系统中使用该IP核具有重要意义。
摘 要:根据数字电视条件接收系统的原理,提出一种ECM在 TS层加入、复接和条件接收相互独立的CAS实现方法。ECM在TS层加入,对于TS层加扰来说,易于实现加扰和解扰同步;复接和条件接收相互分离使条件接收系统实现比
本方法在实际应用过程中得到了验证,能够稳定地代替软件行使UWB模块的配置管理功能,并显著提高了系统性能,极大方便了Wisair DV9110M的研发应用。
摘要: 随着数字技术的发展,数字滤波器的功能越来越受到人们的注意和广泛应用,它有精度高、灵活性大等突出特点。FIR数字滤波具有稳定性高,严格的线性相位,能用FFT算法实现等特点。通过FPGA实现FIR数字滤波具有实