本文提出了一台基于S12的简易便携式数字示波器的设计方案,该设计方案中的数字示波器能对任意小于1MHz的波形进行频率和峰峰值的测量,且能够对被测周期信号或单次非周期信号进行单次采集与储存,连续显示。该设计方案中的以S12为主控单片机,制作出的示波器不仅可以测量低频的直流信号,也可以测量高频的交流信号。
摘要分布式基站系统中,RRU 通常会通过光纤拉远实现与 BBU 的远程互联。由于光纤自身的特性,传输过程中必然会引入抖动和漂移;尤其是漂移,因其低频特性,并且难于滤除,在SERDES 的 FIFO 深度不够的情况下有可能会造
摘要 论述了基于FPGA的PCI数据采集卡设计,板卡实现了查询、中断和DMA等多种方式读取数据,可以实时采集数据、实现大容量数据的缓存,还有效地解决了对数据高速采集、传输的需求,设计采用FPGA实现数据采集控制逻辑,
摘要:随着电子通信以及教学事业的发展,示波器的应用越来越广泛,它在教学中所起到的作用越来越重要,示波器可以测量信号的幅度,频率以及波形等等,但是高精度的示波器非常昂贵,对于非盈利事业的教学组织来说无疑
3.4 FPGA内部电路设计本设计硬件电路设计采用了1片FPGA,芯片型号为Altera公司的EP1C6Q240C8 。其作用主要分为数据采集控制和频率测量控制两个部分。数据采集控制部分用于实
移动数据业务流量的爆发式增长,使全球移动通信技术开始向LTE演进。不过,用户对于移动通信带宽的需求却永无止境,因此在全球4G网络部署方兴未艾之时,5G研究开发已在全球开启大幕。那么,我们应该如何来定义5G?目前
ARM是目前全球最大的嵌入式芯片技术的IP提供商,其所拥有的IP已经成为众多芯片设计公司采纳的一种技术标准和开发平台。所以基于ARM 内核的SoC已经成为嵌入式处理器的开发重点,可通过ARM实现LCD控制器来完成对嵌入式
摘要:为满足某惯导设备生产厂家对多个惯组产品进行同时测试的需求,设计了一种对于多路脉冲信号同步计数的测试系统。(方法)测试系统以FPGA芯片和USB芯片CY68013为核心,对4个惯导组件输出的48路脉冲信号,每路进行无
多惯组脉冲输出同步计数系统设计
串口FIFO中断有;RDA CTI串口的接收模块包括接收缓冲寄存器和移位寄存器。接收的数据进入移位寄存器后经移位处理并行传入缓冲寄存器,事实上,UART的FIFO是一个硬件环形的缓冲队列,物理上不可寻址,不可见,仅U0RBR这
星载交换机高性能队列管理器的设计与实现
用FIFO实现DSP间的双向并行异步数字通信
摘要:提出了利用PIC单片机作为控制核心的简易数字示波器的设计方案。介绍了系统总体设计的体系结构,以及硬件和软件的具体实现。输入信号经过预处理租AD转换后,传输到单片机,利用键盘做功能设置,在LCD上把波形显
摘要:针对工矿企业变电站自动化项目中需要进行全厂电力同步监控,故障检测的要求,文章通过采甩FPGA与DSP实现了64路最高通信速率达40MByte的传感器采集平台,时间同步不大于50 μs。传感器采集平台运行良好,有很
高速同步数据采集平台的实现
摘要:为了对铁路信号进行分析,系统采用一种基于USB接口的虚拟信号分析仪实现方法。以FPGA为主控芯片,采用高速A/D转换器进行音频信号采集,USB接口传输,LabVIEW平台实现信号分析。具有开发成本低,便于重构的优点
引 言片上系统( system ON chip ,SOC) 已经成为21世纪全球瞩目的关键核心技术。 SOC 具有垂直整合的特性,并注重创新和创意,产品非常个人化、应用差异化、样式多元化。 SOC 应用需求的广泛性,以及大部分SOC 应用功
摘要:FLEX 10K是ALTERA公司研制的第一个嵌入式的PLD可编程逻辑器件系列。它具有高密度、低成本、低功率等特点,利用FLEX 10K系列CPLD可编程逻辑器件的EAB可在系统中实现逻辑功能和存贮功能,文中介绍了EAB的几个应用
摘要:介绍了FIFO的基本概念、设计方法和步骤,采用了一种新颖的读、写地址寄存器和双体存储器的交替读、写机制,实现了FIFO的基本功能,同时使本32X8 FIFO拥有可同时读、写的能力,完全基于Verilog HDL语言实现了电路功能
利用红外通信进行旋转轴动态参数测试,主要是为了满足坦克、装甲车辆狭小空间中运动部件动态参数测试的强烈需求。由于红外通信在空间和成本的优势,从上述理论研究和实车试验中证明其较高的应用价值。猝发式红外近距